[发明专利]一种基于指令推送的处理器系统和方法在审
| 申请号: | 201910560821.3 | 申请日: | 2019-06-26 |
| 公开(公告)号: | CN110262835A | 公开(公告)日: | 2019-09-20 |
| 发明(设计)人: | 王侠 | 申请(专利权)人: | 徐州工业职业技术学院 |
| 主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38;G06F13/42 |
| 代理公司: | 深圳灵顿知识产权代理事务所(普通合伙) 44558 | 代理人: | 肖丽华 |
| 地址: | 221000 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种基于指令推送的处理器系统和方法,具体涉及计算机系统领域,包括处理器、内存缓存和系统缓存;所述处理器与内存缓存和系统缓存之间通过前端总线依次连接;所述处理器通过PCI总线和南北桥芯片转接连接有指令缓存器,所述指令缓存器还通过PCI总线与内存缓存连接;所述指令缓存器缓存系统编译的控制指令和处理器支持的运行指令。本发明使得前端总线通过的数据和PCI总线通过的指令能够分开,具有单独的传输通道,在处理器进行指令推送的过程中,与处理的数据传输互不干扰,且PCI总线和高频闪存芯片的传输速度保证了指令执行速度,能够大幅度的降低访问延迟,使得访问的通道延迟减少,使得处理器的执行速度得到提升。 | ||
| 搜索关键词: | 处理器 指令缓存器 内存缓存 推送 指令 处理器系统 前端总线 系统缓存 计算机系统领域 南北桥芯片 传输通道 访问延迟 互不干扰 缓存系统 控制指令 闪存芯片 数据传输 通道延迟 依次连接 运行指令 指令执行 转接 编译 传输 保证 访问 | ||
【主权项】:
1.一种基于指令推送的处理器系统,包括处理器、内存缓存和系统缓存,其特征在于:所述处理器与内存缓存和系统缓存之间通过前端总线依次连接;所述处理器通过PCI总线和南北桥芯片转接连接有指令缓存器,所述指令缓存器还通过PCI总线与内存缓存连接;所述指令缓存器缓存系统编译的控制指令和处理器支持的运行指令,提取控制指令和运行指令并推送至处理器以供处理器执行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于徐州工业职业技术学院,未经徐州工业职业技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910560821.3/,转载请声明来源钻瓜专利网。





