[发明专利]应用于低压闪存存储器的升压电路有效
申请号: | 201910476411.0 | 申请日: | 2019-06-03 |
公开(公告)号: | CN110277128B | 公开(公告)日: | 2023-02-03 |
发明(设计)人: | 权力;金建明 | 申请(专利权)人: | 上海华力集成电路制造有限公司 |
主分类号: | G11C16/30 | 分类号: | G11C16/30;G11C5/14 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 郭四华 |
地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及应用于低压闪存存储器的升压电路,涉及存储器电路设计,通过第一逻辑处理电路产生第一控制信号In,并经逻辑控制模块产生第三控制信号DP、第四控制信号DN和第五控制信号Ctrl_P使升压电路模块输出2VDD的电压,满足了低压存储器的工作要求,且本发明提供的升压电路的平均功耗低于传统电路,进一步减少了平均电流功耗,提高了效率。 | ||
搜索关键词: | 应用于 低压 闪存 存储器 升压 电路 | ||
【主权项】:
1.一种应用于低压闪存存储器的升压电路,其特征在于,包括:第一逻辑处理电路,包括使能信号端(Enable)、第一时钟信号端Clk1、第二时钟信号端Clk2和系统重置信号端Reset,分别用于接收使能信号Enable、第一时钟信号Clk1、第二时钟信号Clk2和系统重置信号Reset,并包括用于输出第一控制信号In的第一控制信号端;逻辑控制模块,包括第二逻辑处理电路、第一P型功率开关管MP1和第一N型功率开关管MN1,用于接收第一控制信号In的信号端,用于输出第二控制信号Inb的第二控制信号端,用于输出第三控制信号DP的第三控制信号端,用于输出第四控制信号DN的第四控制信号端,其中第二逻辑处理电路接收第一控制信号In,并输出第三控制信号DP和第四控制信号DN,第一P型功率开关管MP1的门极G接收第三控制信号DP,第一N型功率开关管MN1的门极G接收第四控制信号DN,且第一P型功率开关管MP1的漏端D连接第一N型功率开关管MN1的漏端D并输出第二控制信号Inb,第一P型功率开关管MP1的源端S连接直流电压源VDD,第一N型功率开关管MN1的源端S接地,以使第一N型功率开关管MN1和第一P型功率开关管MP1构成第一反相器;升压电路模块,包括第二P型功率开关管MP2、第二N型功率开关管MN2和第三P型功率开关管MP3,其中第二P型功率开关管MP2的源端S连接闪存存储器的升压电路的输出端Vboost,第二P型功率开关管MP2的漏端D连接第二N型功率开关管MN2的漏端D及第三P型功率开关管MP3的门极G,第二P型功率开关管MP2的门极G连接逻辑控制模块的第三控制信号端,用于接收第三控制信号DP,第二N型功率开关管MN2的源端S接地,第二N型功率开关管MN2的门极G连接逻辑控制模块的第四控制信号DN,用于接收第四控制信号DN,并使第二N型功率开关管MN2和第二P型功率开关管MP2构成第二反相器,第二P型功率开关管MP2和第二N型功率开关管MN2的共节点输出第五控制信号Ctrl_P,第三P型功率开关管MP3的源端S连接直流电压源VDD,第三P型功率开关管MP3的漏端D连接闪存存储器的升压电路的输出端Vboost及第二P型功率开关管MP2的源端S,第三P型功率开关管MP3的门极G连接第二P型功率开关管MP2和第二N型功率开关管MN2的共节点,以接收第五控制信号Ctrl_P;以及电容CAP包括第一端和第二端,所述电容CAP的第一端连接第二控制信号端,用于接收第二控制信号Inb,所述电容CAP的第二端连接闪存存储器的升压电路的输出端Vboost。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力集成电路制造有限公司,未经上海华力集成电路制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910476411.0/,转载请声明来源钻瓜专利网。
- 上一篇:非易失性存储器件
- 下一篇:用于包括QLC单元的存储器装置的编码方法和系统