[发明专利]基于数字通道隔离的示波表有效

专利信息
申请号: 201910039976.2 申请日: 2019-01-16
公开(公告)号: CN109490599B 公开(公告)日: 2021-01-26
发明(设计)人: 马敏;何海迅;戴志坚 申请(专利权)人: 电子科技大学
主分类号: G01R13/02 分类号: G01R13/02
代理公司: 成都行之专利代理事务所(普通合伙) 51220 代理人: 温利平;陈靓靓
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于数字通道隔离的示波表,包括N个通道模块、数字隔离模块、主控FPGA和显示模块,通道模块包括信号输入模块、信号调理模块、ADC模块和通道FPGA,由通道FPGA先对各个通道采集得到的数字信号进行存储,并根据主控FPGA发送的触发信息进行触发判断,如果通道FPGA判断满足触发条件,则向主控FPGA发送包含触发时刻对应存储位置的满足触发条件指令,主控FPGA生成数据上传指令并下发给各个通道FPGA,各个通道FPGA提取出对应数据发送给主控FGPA处理后再发送给显示模块进行显示,数字隔离模块用于实现通道模块和主控FPGA之间的电气隔离。本发明利用数字隔离技术消除隔离通道对带宽的影响,提高示波表性能。
搜索关键词: 基于 数字 通道 隔离 示波表
【主权项】:
1.一种基于数字通道隔离的示波表,其特征在于,包括N个通道模块、数字隔离模块、主控FPGA和显示模块,通道模块包括信号输入模块、信号调理模块、ADC模块和通道FPGA,其中:信号输入模块用于接收模拟信号并发送给信号调理模块;信号调理模块用于对模拟信号进行信号调理,将调理后的模拟信号发送给ADC模块;ADC模块用于对调理后的模拟信号进行采集,将得到的数字信号发送给通道FPGA;通道FPGA用于对从ADC模块接收到的数字信号进行存储;接收主控FPGA通过数字隔离模块发送的触发信息并进行触发判断,当满足触发条件时通过数字隔离模块向主控FPGA发送满足触发条件指令,满足触发条件指令包含触发时刻对应的存储位置;当接收到主控FPGA发送的数据上传指令,从中提取出存储位置并向前移λ位,λ表示主控FPGA由于触发控制所导致的时延,然后提取出相应数据通过数字隔离模块发送给主控FPGA;数字隔离模块用于实现N个通道模块和主FGPA之间的电气隔离;主控FPGA用于对通道FPGA进行触发控制,并接收通道FGPA发送的数据进行处理,将处理好的数据发送给显示模块进行显示触发控制的具体过程如下:主控FPGA根据操作人员设置的触发参数生成触发信息,将其发送至操作人员选择的触发通道对应的通道FPGA中,当收到通道FPGA上报的满足触发条件指令,从中提取出触发时刻对应的存储位置,据其生成数据上传指令并同时下发至N个通道FPGA;显示模块用于接收主控FPGA发送的数据并进行显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910039976.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top