[发明专利]基于数字通道隔离的示波表有效
申请号: | 201910039976.2 | 申请日: | 2019-01-16 |
公开(公告)号: | CN109490599B | 公开(公告)日: | 2021-01-26 |
发明(设计)人: | 马敏;何海迅;戴志坚 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G01R13/02 | 分类号: | G01R13/02 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 温利平;陈靓靓 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 数字 通道 隔离 示波表 | ||
1.一种基于数字通道隔离的示波表,其特征在于,包括N个通道模块、数字隔离模块、主控FPGA和显示模块,通道模块包括信号输入模块、信号调理模块、ADC模块和通道FPGA,其中:
信号输入模块用于接收模拟信号并发送给信号调理模块;
信号调理模块用于对模拟信号进行信号调理,将调理后的模拟信号发送给ADC模块;
ADC模块用于对调理后的模拟信号进行采集,将得到的数字信号发送给通道FPGA;
通道FPGA用于对从ADC模块接收到的数字信号进行存储;接收主控FPGA通过数字隔离模块发送的触发信息并进行触发判断,当满足触发条件时通过数字隔离模块向主控FPGA发送满足触发条件指令,满足触发条件指令包含触发时刻对应的存储位置;当接收到主控FPGA发送的数据上传指令,从中提取出存储位置并向前移λ位,λ表示主控FPGA由于触发控制所导致的时延,然后提取出相应数据通过数字隔离模块发送给主控FPGA;
数字隔离模块用于实现N个通道模块和主FGPA之间的电气隔离;
主控FPGA用于对通道FPGA进行触发控制,并接收通道FGPA发送的数据进行处理,将处理好的数据发送给显示模块进行显示触发控制的具体过程如下:
主控FPGA根据操作人员设置的触发参数生成触发信息,将其发送至操作人员选择的触发通道对应的通道FPGA中,当收到通道FPGA上报的满足触发条件指令,从中提取出触发时刻对应的存储位置,据其生成数据上传指令并同时下发至N个通道FPGA;
显示模块用于接收主控FPGA发送的数据并进行显示。
2.根据权利要求1所述的示波表,其特征在于,所述通道FPGA包括存储模块、指令模块和比较器,其中存储模块用于对从ADC模块接收到的数字信号进行存储;指令控制模块用于接收主控FGPA发送的触发信息,对比较器进行触发电平设置,接收比较器发送的有效电平,获取触发时刻对应的存储位置,生成满足触发条件指令并发送给主控FGPA,接收主控FGPA发送的数据上传指令,从数据上传指令提取出存储位置并向前移λ位,从存储模块中提取出相应数据发送给主控FPGA;比较器用于根据触发电平对从ADC模块接收到的数字信号进行触发判断,当满足触发条件时生成有效电平发送给指令控制模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910039976.2/1.html,转载请声明来源钻瓜专利网。