[发明专利]一种基于Xilinx FPGA电路设计的敏感区域分析系统及分析方法在审

专利信息
申请号: 201811618629.7 申请日: 2018-12-28
公开(公告)号: CN109711056A 公开(公告)日: 2019-05-03
发明(设计)人: 王海滨;王杨圣;戴茜茜;孙洪文;刘小峰 申请(专利权)人: 河海大学常州校区
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 南京经纬专利商标代理有限公司 32200 代理人: 丁涛
地址: 213022 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于Xilinx FPGA电路设计的敏感区域分析系统及分析方法,包括数据预处理模块、数据输入模块、软错误缓解控制器、功能电路模块和输出处理模块,其中,数据输入模块将所需的输入数据发送至Xilinx FPGA电路上的功能电路中,同时从地址范围中每次随机选择一个发送至Xilinx FPGA电路上的软错误缓解控制器中;软错误缓解控制器根据得到的指令,将指定配置存储单元的配置位数据进行翻转;功能电路模块同时对得到的输入数据进行处理,并将结果传输至输出处理模块;输出处理模块实时检测并对比功能电路输出的信号,记录此次故障注入的配置位是否为敏感区域,并选择是否对FPGA进行重配置操作。本发明不仅能模拟单粒子效应,还能准确的检测出不同设计的FPGA中的配置敏感区域。
搜索关键词: 敏感区域 输出处理模块 控制器 功能电路模块 数据输入模块 分析系统 功能电路 缓解 配置 数据预处理模块 发送 配置存储单元 单粒子效应 重配置操作 结果传输 实时检测 随机选择 翻转 位数据 分析 指令 输出 检测 记录
【主权项】:
1.一种基于Xilinx FPGA电路设计的敏感区域分析系统,其特征在于,包括PC端和Xilinx FPGA电路,所述PC端包括数据预处理模块、数据输入模块和输出处理模块,所述Xilinx FPGA电路包括软错误缓解控制器和功能电路,其中,所述数据预处理模块将故障随机注入的地址范围信息和功能电路所需的输入数据分别转化为软错误缓解控制器和功能电路可识别的数据形式,并将转化后的数据传输至数据输入模块,所述数据输入模块将功能电路所需的输入数据发送至Xilinx FPGA电路中的功能电路中,同时从故障随机注入的地址范围中每次随机选择一个地址发送至Xilinx FPGA电路中的软错误缓解控制器中;所述软错误缓解控制器根据得到的故障注入指令,将指令所指向地址的配置单元进行配置位的数据翻转;所述功能电路对得到的输入数据进行处理,并将处理后的结果传输至输出处理模块;所述输出处理模块实时检测并对比功能电路输出的信号,记录此次故障注入的配置位是否为敏感区域,并选择是否对Xilinx FPGA电路进行重配置操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河海大学常州校区,未经河海大学常州校区许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811618629.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top