[发明专利]用于在芯片验证中生成时钟的方法和装置在审
申请号: | 201811229864.5 | 申请日: | 2018-10-22 |
公开(公告)号: | CN109492270A | 公开(公告)日: | 2019-03-19 |
发明(设计)人: | 张继存;贾复山;薛炜澎 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 杨林洁 |
地址: | 215021 江苏省苏州市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种用于在芯片验证中生成时钟的方法和装置,所述生成时钟的方法,包括以下步骤:生成若干并发的进程,每个进程都占有独立的内存空间;启动每个进程,每个进程都执行第一操作:生成一个随机的初始相位值,所述初始相位值小于预设周期值;生成一个时钟,所述时钟的周期为所述预设周期值,所述时钟的初始相位为所述初始相位值。从而能够生成具有随机相位差和随机时钟抖动的若干时钟。 | ||
搜索关键词: | 初始相位 方法和装置 芯片验证 预设周期 进程 随机相位差 内存空间 随机时钟 抖动 并发 | ||
【主权项】:
1.一种用于在芯片验证中生成时钟的方法,其特征在于,包括以下步骤:生成若干并发的进程,每个进程都占有独立的内存空间;启动每个进程,每个进程都执行第一操作:生成一个随机的初始相位值,所述初始相位值小于预设周期值;生成一个时钟,所述时钟的周期为所述预设周期值,所述时钟的初始相位为所述初始相位值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811229864.5/,转载请声明来源钻瓜专利网。