[发明专利]浮点到定点转换在审

专利信息
申请号: 201811131818.1 申请日: 2018-09-27
公开(公告)号: CN109614076A 公开(公告)日: 2019-04-12
发明(设计)人: V.马杜里;E.奥德-艾哈迈德-瓦尔;R.瓦伦丁;J.科巴尔;M.查尼 申请(专利权)人: 英特尔公司
主分类号: G06F7/575 分类号: G06F7/575
代理公司: 中国专利代理(香港)有限公司 72001 代理人: 姜冰;张金金
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 描述了指令、其操作、和对指令的执行支持的实施例。在一些实施例中,处理器包括解码电路,其用于解码具有用于操作码的字段、打包数据源操作数标识符、和打包数据目的地操作数标识符的指令;以及执行电路,其用于执行经解码指令以将所标识的打包数据源操作数的最低有效打包数据元素位置的单精度浮点数据元素转换为定点表示、在所标识的打包数据目的地操作数的两个最低有效打包数据元素位置中将定点表示存储为32位整数和32位整数指数、以及将所标识的打包数据目的地操作数的所有剩余打包数据元素归零。
搜索关键词: 打包数据 元素位置 源操作数 操作数 指令 操作数标识符 单精度浮点数 标识符 解码 表示存储 解码电路 解码指令 元素转换 整数指数 操作码 处理器 浮点 归零 字段 电路 转换
【主权项】:
1. 一种处理器,包括:解码电路,所述解码电路用于解码具有用于操作码、打包数据源操作数标识符和打包数据目的地操作数标识符的字段的指令;以及用于执行所解码的指令的执行电路,所述执行电路用于执行所解码的指令以将所标识的打包数据源操作数的最低有效打包数据元素位置的单精度浮点数据元素转换为定点表示、在所标识的打包数据目的地操作数的两个最低有效打包数据元素位置中将所述定点表示存储为32位整数在32位整数指数、以及对所标识的打包数据目的地操作数的所有剩余打包数据元素进行归零。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811131818.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top