[发明专利]一种四通道输入的40GSPS采集系统信号驱动电路有效
申请号: | 201810960695.6 | 申请日: | 2018-08-22 |
公开(公告)号: | CN109194332B | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 邱渡裕;耿亚通;叶芃;杨扩军;黄武煌;张伟;董可 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 温利平 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种四通道输入的40GSPS采集系统信号驱动电路,包括四个一分为二、四块驱动选择电路板以及四块10GSPS驱动板,构建基于功分器+高速模拟开关+高速差分放大器结构,大大减少了差分运算放大器的数量,简化了连接信号线太多的问题,这样降低了成本、减小了功耗,性能也得到了提高,并且还可以灵活的实现采样率动态配置。 | ||
搜索关键词: | 一种 通道 输入 40 gsps 采集 系统 信号 驱动 电路 | ||
【主权项】:
1.一种四通道输入的40GSPS采集系统信号驱动电路,其特征在于,包括:四个一分为二的功分器PD1、PD2、PD3、PD4,一通道的高速信号经过该通道的模拟通道电路放大后的信号CH1_S经过功分器PD1输出两路幅度和相位均相同的高速信号CH1_S1、CH1_S2,二通道的高速信号经过该通道的模拟通道电路放大后的信号CH2_S经过功分器PD2输出两路幅度和相位均相同的高速信号CH2_S1、CH2_S2,三通道的高速信号经过该通道的模拟通道电路放大后的信号CH3_S经过功分器PD3输出两路幅度和相位均相同的高速信号CH3_S1、CH3_S2,四通道的高速信号经过该通道的模拟通道电路放大后的信号CH4_S经过功分器PD4输出两路幅度和相位均相同的高速信号CH4_S1、CH4_S2;四块驱动选择板DR_1、DR_2、DR_3、DR_4,每块驱动选择电路板又包括一二选一模拟开关、一一分为二的功分器以及两个单端信号转差分信号的高速差分放大器;其中,高速信号CH1_S1以及高速信号CH2_S1分别送入驱动选择电路板DR_1中二选一模拟开关的两个输入端,二选一模拟开关的选择信号送入到一分为二的功分器的输入端,一分为二的功分器的两个输出分别送入两个单端信号转差分信号的高速差分放大器,分别得到差分信号DR_1_1以及差分信号DR_1_2;高速信号CH3_S1以及高速信号CH4_S1分别送入驱动选择电路板DR_2中二选一模拟开关的两个输入端,二选一模拟开关的选择信号送入到一分为二的功分器的输入端,一分为二的功分器的两个输出分别送入两个单端信号转差分信号的高速差分放大器,分别得到差分信号DR_2_1以及差分信号DR_2_2;高速信号CH1_S2以及高速信号CH2_S2分别送入驱动选择电路板DR_3中二选一模拟开关的两个输入端,二选一模拟开关的选择信号送入到一分为二的功分器的输入端,一分为二的功分器的两个输出分别送入两个单端信号转差分信号的高速差分放大器,分别得到差分信号DR_3_1以及差分信号DR_3_2;高速信号CH3_S2以及高速信号CH4_S2分别送入驱动选择电路板DR_4中二选一模拟开关的两个输入端,二选一模拟开关的选择信号送入到一分为二的功分器的输入端,一分为二的功分器的两个输出分别送入两个单端信号转差分信号的高速差分放大器,分别得到差分信号DR_4_1以及差分信号DR_4_2;四块10GSPS驱动板10G_1#、10G_2#、10G_3#、10G_4#,每块10GSPS驱动板包括两个高速差分放大器,每个高速差分放大器输出两路差分驱动信号,每路差分驱动信号驱动一个5GSPS的ADC;其中,差分信号DR_1_1输入到10GSPS驱动板10G_1#中的一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC1_CHA、ADC2_CHA,差分信号DR_2_1输入到10GSPS驱动板10G_1#中的另一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC1_CHB、ADC2_CHB;差分信号DR_1_2输入到10GSPS驱动板10G_2#中的一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC3_CHA、ADC4_CHA,差分信号DR_2_2输入到10GSPS驱动板10G_2#中的另一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC3_CHB、ADC4_CHB;差分信号DR_3_1输入到10GSPS驱动板10G_3#中的一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC5_CHA、ADC6_CHA,差分信号DR_4_1输入到10GSPS驱动板10G_3#中的另一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC5_CHB、ADC6_CHB;差分信号DR_3_2输入到10GSPS驱动板10G_4#中的一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC7_CHA、ADC8_CHA,差分信号DR_4_2输入到10GSPS驱动板10G_4#中的另一个高速差分放大器的输入端,然后输出两路差分驱动信号ADC7_CHB、ADC8_CHB。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810960695.6/,转载请声明来源钻瓜专利网。