[发明专利]一种面向深度学习可重构处理器的片上互联结构有效
申请号: | 201810877106.8 | 申请日: | 2018-08-03 |
公开(公告)号: | CN109302357B | 公开(公告)日: | 2020-05-22 |
发明(设计)人: | 杨晨;王逸洲;姚人杰;王小力;耿莉 | 申请(专利权)人: | 西安交通大学 |
主分类号: | H04L12/933 | 分类号: | H04L12/933;H04L12/947;H04L12/721;H04L12/729 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 徐文权 |
地址: | 710049 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种面向深度学习可重构处理器的片上互联结构,包括NoC片上互联网络和多路复用器;NoC片上互联网络由多个相同节点组成,节点由FIFO模块、头地址寄存器、预路由模块、路由选择模块、请求发生器、仲裁器和交叉开关组成;多路复用器由地址解析器和多路选择器组成;FIFO模块由预取FIFO模块和预留FIFO模块组成;预取FIFO模块与头地址寄存器、请求发生器和交叉开关相连;预留FIFO模块与路由选择模块、仲裁器和交叉开关相连;预路由模块与头地址寄存器、仲裁器和路由选择模块相连;仲裁器与预路由模块、路由选择模块、请求发生器、交叉开关和FIFO模块相连。本发明片上互连网络结构,能够实现数据在运算单元之间的高效传递,减小数据传输延时,降低功耗代价。 | ||
搜索关键词: | 一种 面向 深度 学习 可重构 处理器 片上互 联结 | ||
【主权项】:
1.一种面向深度学习可重构处理器的片上互联结构,其特征在于,包括NoC片上互联网络(1)和多路复用器(2);其中,NoC片上互联网络(1)由多个相同节点组成,节点由FIFO模块(10)、头地址寄存器(11)、预路由模块(12)、路由选择模块(13)、请求发生器(14)、仲裁器(15)和交叉开关(16)组成;多路复用器(2)由地址解析器(20)和多路选择器(21)组成;FIFO模块(10)由预取FIFO模块(101)和预留FIFO模块(102)组成;预取FIFO模块(101)与头地址寄存器(11)、请求发生器(14)和交叉开关(16)相连;预留FIFO模块(102)与路由选择模块(13)、仲裁器(15)和交叉开关(16)相连;预路由模块(12)与头地址寄存器(11)、仲裁器(15)和路由选择模块(13)相连;仲裁器(15)与预路由模块(12)、路由选择模块(13)、请求发生器(14)、交叉开关(16)和FIFO模块(10)相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810877106.8/,转载请声明来源钻瓜专利网。