[发明专利]一种基于DSP的快速动态配置FPGA的装置及方法在审

专利信息
申请号: 201810876294.2 申请日: 2018-08-03
公开(公告)号: CN109144932A 公开(公告)日: 2019-01-04
发明(设计)人: 檀毛琴;刘琳;张宗亮 申请(专利权)人: 中国航空工业集团公司雷华电子技术研究所
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 北京航信高科知识产权代理事务所(普通合伙) 11526 代理人: 王子溟
地址: 214063 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种基于DSP的快速动态配置FPGA的装置及方法,属于通信技术领域。所述装置包括过VPX总线连接的多个板卡,任一板卡上包括DSP处理器、CPLD芯片以及FPGA芯片,其中,DSP处理器通过以太网接口连接上位机,CPLD芯片的一端通过EMIF接口连接所述DSP处理器,CPLD芯片的另一端通过SPI接口连接FPGA芯片。所述方法包括对FPGA芯片的配置文件首先通过所述上位机经DSP处理器传送给CPLD芯片,再由所述CPLD芯片将并行传输的FPGA配置文件转换为从串配置的SPI时序,并通过SPI接口发送给所述FPGA芯片。通过该发明可以在不开箱的情况下对多板卡FPGA进行动态在线配置,具有较好的灵活性。
搜索关键词: 快速动态 配置文件 上位机 板卡 通信技术领域 以太网接口 时序 并行传输 在线配置 配置的 多板 开箱 配置 转换
【主权项】:
1.一种基于DSP的快速动态配置FPGA的装置,其特征在于,包括通过VPX总线连接的多个板卡,其中,任一板卡上包括DSP处理器、CPLD芯片以及FPGA芯片,其中,DSP处理器通过以太网接口连接上位机,CPLD芯片的一端通过EMIF接口连接所述DSP处理器,CPLD芯片的另一端通过SPI接口连接FPGA芯片;对FPGA芯片的配置文件首先通过所述上位机经DSP处理器传送给CPLD芯片,再由所述CPLD芯片将并行传输的FPGA配置文件转换为从串配置的SPI时序,并通过SPI接口发送给所述FPGA芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司雷华电子技术研究所,未经中国航空工业集团公司雷华电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810876294.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top