[发明专利]用于矩阵加法、减法和乘法的系统、方法和装置在审
申请号: | 201780088609.0 | 申请日: | 2017-07-01 |
公开(公告)号: | CN110494846A | 公开(公告)日: | 2019-11-22 |
发明(设计)人: | 罗伯特·瓦伦泰恩;丹·鲍姆;泽夫·斯帕博;耶稣·科巴尔;埃尔莫斯塔法·乌尔德-艾哈迈德-瓦尔;布雷特·L·托尔;马克·J·查尼;巴鲁赫·齐弗;亚力山大·海内克;米林德·吉尔卡;西蒙·鲁巴诺维奇 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 11258 北京东方亿思知识产权代理有限责任公司 | 代理人: | 姜飞<国际申请>=PCT/US2017/ |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文详述的实施例涉及矩阵运算。特别地,描述了对于矩阵(块片)加法、减法和乘法的支持。例如,详述了支持用于逐元素矩阵(块片)加法、减法和乘法的指令的电路。在一些实施例中,对于矩阵(块片)加法,解码电路将对具有用于操作码、第一源矩阵操作数标识符、第二源矩阵操作数标识符和目标矩阵操作数标识符的字段的指令进行解码;并且执行电路将执行经解码的指令以针对所标识的第一源矩阵操作数的每个数据元素位置执行如下操作:将该数据元素位置处的第一数据值与所标识的第二源矩阵操作数的对应数据元素位置处的第二数据值相加,并且将相加的结果存储到所标识的目标矩阵操作数的对应数据元素位置中。 | ||
搜索关键词: | 数据元素位置 源矩阵 操作数标识符 操作数 块片 加法 矩阵 解码 目标矩阵 乘法 指令 减法 相加 电路 第一数据 结果存储 解码电路 矩阵运算 元素矩阵 操作码 字段 | ||
【主权项】:
1.一种处理器,包括:/n解码电路,所述解码电路用于对具有用于操作码、第一源矩阵操作数标识符、第二源矩阵操作数标识符和目标矩阵操作数标识符的字段的指令进行解码;以及/n执行电路,所述执行电路用于执行经解码的指令以针对所标识的第一源矩阵操作数的每个数据元素位置进行如下操作:/n将该数据元素位置处的第一数据值与所标识的第二源矩阵操作数的对应数据元素位置处的第二数据值相加,并且/n将所述相加的结果存储到所标识的目标矩阵操作数的对应数据元素位置中。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780088609.0/,转载请声明来源钻瓜专利网。