[实用新型]一种高速型信号处理板卡有效

专利信息
申请号: 201720419929.7 申请日: 2017-04-20
公开(公告)号: CN206920978U 公开(公告)日: 2018-01-23
发明(设计)人: 李国彬;符华阳 申请(专利权)人: 成都博宇利华科技有限公司
主分类号: G06F1/16 分类号: G06F1/16
代理公司: 成都顶峰专利事务所(普通合伙)51224 代理人: 赵正寅
地址: 610000 四川省成都市高新区*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型涉及信号处理技术领域,公开了一种高速型信号处理板卡。通过在该信号处理板卡的电路板上配置FPGA模块、DSP模块、时钟模块和外部输入/输出接口模块等,并使FPGA模块内置的高速串行收发器通信连接外部输入/输出接口模块,使FPGA模块分别通过可高速传输数据的SRIO总线和可低速传输数据的EMIF总线通信连接DSP模块,再加上必要的配置驱动模块和板内的工作状态控制模块,可形成一个完整的、一体化的且为FPGA+DSP模式的信号处理系统硬件平台,实现快速的数据交换、数据处理、在线调试、缓存和并行传输等功能,避免出现当前ARM+FPGA模式或单片机模式的信号处理板卡所面临的问题。
搜索关键词: 一种 高速 信号 处理 板卡
【主权项】:
一种高速型信号处理板卡,包括电路板,其特征在于,在所述电路板上布置有FPGA芯片、FPGA时钟电路、FPGA配置芯片、FPGA缓存器、DSP芯片、DSP时钟电路、DSP配置芯片、DSP缓存器、存储器、以太网接口、PCIE接口、第一JTAG接口、第二JTAG接口、整板状态控制模块和复位按键;所述FPGA芯片分别通信连接所述FPGA时钟电路、所述FPGA配置芯片、所述FPGA缓存器和所述第一JTAG接口,所述DSP芯片分别通信连接所述DSP时钟电路、所述DSP配置芯片、所述DSP缓存器、所述存储器和所述第二JTAG接口;所述FPGA芯片通过内置的高速串行收发器分别通信连接所述以太网接口和所述PCIE接口,所述FPGA芯片通过EMIF总线分别通信连接所述DSP芯片和所述整板状态控制模块,所述FPGA芯片还通过SRIO总线通信连接所述DSP芯片,所述整板状态控制模块还通信连接所述复位按键。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都博宇利华科技有限公司,未经成都博宇利华科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201720419929.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top