[发明专利]一种多FPGA的上电配置控制方法有效

专利信息
申请号: 201711265491.2 申请日: 2017-12-05
公开(公告)号: CN107967041B 公开(公告)日: 2019-12-31
发明(设计)人: 余达;刘金国;周怀得;马庆军;陈佳豫;张博研;浦前帅 申请(专利权)人: 中国科学院长春光学精密机械与物理研究所
主分类号: G06F1/18 分类号: G06F1/18;G06F1/3234
代理公司: 22214 长春众邦菁华知识产权代理有限公司 代理人: 王丹阳
地址: 130000 吉*** 国省代码: 吉林;22
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种多FPGA的上电配置控制方法,涉及一种多FPGA的上电配置控制方法,解决现有多FPGA在上电配置过程中存在供电电源不足时,导致部分或者全部FPGA配置失败,当使用大功率的供电电源,导致资源浪费等问题,包括FPGA上电配置控制系统,所述FPGA上电配置控制系统包括DC/DC电源、外部电路、FPGA的IO供电LDO、FPGA的内核供电LDO及RC延时电路;DC/DC电源输出的电压经传输电缆和各LDO分别给外部电路、FPGA的IO和内核供电;RC延时电路用于控制FPGA的IO供电LDO输出电压、内核供电LDO输出电压以及FPGA的program_b使能;通过各片FPGA加载时间的错开,可降低DC/DC输出总电流的大小,提高电源的利用效率。
搜索关键词: 一种 fpga 配置 控制 方法
【主权项】:
1.一种多FPGA的上电配置控制方法,其特征是;包括FPGA上电配置控制系统,所述FPGA上电配置控制系统包括DC/DC电源、外部电路、FPGA的IO供电LDO、FPGA的内核供电LDO及RC延时电路;/n所述DC/DC电源输出的电压经传输电缆和各LDO分别给外部电路、FPGA的IO和内核供电;所述RC延时电路用于控制FPGA的IO供电LDO输出电压、内核供电LDO输出电压以及FPGA的program_b使能;在上电配置控制过程中,采用分时上电,具体上电配置控制方法为:/n步骤一、外部电路上电;LDO处于输出常使能状态,在DC/DC电源输出电压后LDO开始输出电压;/n步骤二、FPGA的IO供电LDO输出使能;/nIO供电LDO受RC延时电路控制,当RC延时电路的电压上升到门限电压IO供电LDO开始输出电压,多片FPGA的IO供电LDO在相同的延时时间输出使能,所述延时时间为0.2t
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院长春光学精密机械与物理研究所,未经中国科学院长春光学精密机械与物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711265491.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top