[发明专利]利用仿真工具计算DRAM通讯数据建立时间及保持时间的方法有效
申请号: | 201711256788.2 | 申请日: | 2017-12-04 |
公开(公告)号: | CN108021749B | 公开(公告)日: | 2021-08-06 |
发明(设计)人: | 梅燕;文颂;乔中帅 | 申请(专利权)人: | 延锋伟世通电子科技(上海)有限公司 |
主分类号: | G06F30/20 | 分类号: | G06F30/20;G06F30/30;G06F119/12;G06F115/12 |
代理公司: | 上海骁象知识产权代理有限公司 31315 | 代理人: | 赵峰 |
地址: | 200233 上海市徐汇*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种利用仿真工具计算DRAM通讯数据建立时间及保持时间的方法,涉及电气线路板技术领域,所解决的是减少PCB板开发成本及开发时间的技术问题。该方法先采用仿真方法获取时钟信号及通讯数据的最大、最小飞行时长;并在控制器与DRAM通讯的读写周期,在时钟信号有效之后再延迟一段时间开始读取或发送通讯数据;再根据时钟信号及通讯数据的最大、最小飞行时长计算出DRAM通讯数据的最小建立时间、最小保持时间。本发明提供的方法,适用于PCB板的开发。 | ||
搜索关键词: | 利用 仿真 工具 计算 dram 通讯 数据 建立 时间 保持 方法 | ||
【主权项】:
1.一种利用仿真工具计算DRAM通讯数据建立时间及保持时间的方法,其特征在于:包括一个利用仿真工具获得时钟信号的最大飞行时长Tcf_max和最小飞行时长Tcf_min的步骤,一个利用仿真工具获得数据信号的最大飞行时长Tdf_max和最小飞行时长Tdf_min的步骤,在所述的利用仿真工具获得时钟信号的最大飞行时长Tcf_max和最小飞行时长Tcf_min的步骤,及利用仿真工具获得数据信号的最大飞行时长Tdf_max和最小飞行时长Tdf_min的步骤完成之前或者之后,根据DRAM通讯时发送端开始发送数据相对于时钟上升沿的延迟时长T2,以及数据上升沿到时钟下一个上升沿的延时时长T1,然后按以下公式计算获得DRAM通讯数据的最小建立时间Ts及最小保持时间Th;Ts=T1-Tdf_max+Tcf_minTh=T2-Tcf_max+Tdf_min。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于延锋伟世通电子科技(上海)有限公司,未经延锋伟世通电子科技(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711256788.2/,转载请声明来源钻瓜专利网。