[发明专利]总线转换中的数据缓存机制的设置方法及总线转换系统有效

专利信息
申请号: 201711163913.5 申请日: 2017-11-21
公开(公告)号: CN109815178B 公开(公告)日: 2023-01-31
发明(设计)人: 韩沛岑;韩宏文;刘妍;马伟泽 申请(专利权)人: 中国商用飞机有限责任公司;上海飞机制造有限公司
主分类号: G06F13/38 分类号: G06F13/38;G06F5/16
代理公司: 北京品源专利代理有限公司 11332 代理人: 胡彬
地址: 200126 上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种总线转换中的数据缓存机制的设置方法、用于总线转换的数据缓存系统及总线转换系统。本发明的设置方法包括以下步骤计算高速总线和低速总线的速度之比;确定乒乓操作的输入数,并确定多级双口RAM的配置级数和各级的配置数量;配置每一级的双口RAM采用环形机制,并设置每一级的双口RAM的头指针和尾指针;设置第一级的双口RAM的时钟与高速总线的时钟一致,其余各级的双口RAM的时钟与低速总线的时钟一致。本发明能够确保即使发生总线故障导致的数据突发现象数据也能得到完整的接收,同时可以保证数据实时传输并且不会发生数据乱序的问题,而无需增加额外的控制机制或控制模块。
搜索关键词: 总线 转换 中的 数据 缓存 机制 设置 方法 系统
【主权项】:
1.一种总线转换中的数据缓存机制的设置方法,其特征在于,其包括以下步骤:步骤一、计算高速总线和低速总线的速度之比,速度之比的计算公式为N=ceiling(Vg/Vd),其中N为速度之比,ceiling表示向上取整,Vg为高速总线的速度,Vd为低速总线的速度;步骤二、确定乒乓操作的输入数,根据确定的所述输入数计算得到双口RAM的配置级数以及每一级包含的双口RAM的个数,所述配置级数为其中k为所述输入数、N为速度之比,第一级的双口RAM的个数为其余各级包含的双口RAM的个数在第一级的双口RAM的个数的基础上依次除以k,其中各级双口RAM自第一级起逐级依次自高速总线侧向低速总线侧配置;步骤三、配置每一级的双口RAM采用环形机制,并设置每一级的双口RAM的头指针和尾指针;步骤四、设置第一级的双口RAM的时钟与高速总线的时钟一致,其余各级的双口RAM的时钟与低速总线的时钟一致。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国商用飞机有限责任公司;上海飞机制造有限公司,未经中国商用飞机有限责任公司;上海飞机制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711163913.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top