[发明专利]时钟分频方法、装置、系统、片上系统及存储介质有效
申请号: | 201711003055.8 | 申请日: | 2017-10-24 |
公开(公告)号: | CN109698696B | 公开(公告)日: | 2021-06-18 |
发明(设计)人: | 周博;李奇峰;杨云 | 申请(专利权)人: | 比亚迪半导体股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 深圳众鼎专利商标代理事务所(普通合伙) 44325 | 代理人: | 谭果林 |
地址: | 518119 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明适用于电子技术领域,提供了一种时钟分频方法、装置、系统、片上系统及存储介质,包括:若接收到片上系统发送的上电稳定信号,则开始对外部时钟源发出的时钟信号的时钟周期个数进行计数;若接收到片上系统发送的系统初始化完成信号,则停止对外部时钟源发出的时钟信号的时钟周期个数进行计数;统计对外部时钟源发出的时钟信号的时钟周期个数进行计数的计数结果,并根据计数结果获取对应的分频系数;根据分频系数对外部时钟源发出的时钟信号的频率进行分频处理,并将分频处理后的时钟信号输出至锁相环。本发明的时钟分频方法无需修改片上系统的程序,工作效率、应用开发效率以及应用范围高,且流程繁琐度低。 | ||
搜索关键词: | 时钟 分频 方法 装置 系统 存储 介质 | ||
【主权项】:
1.一种时钟分频方法,其特征在于,包括:若接收到片上系统发送的上电稳定信号,则开始对外部时钟源发出的时钟信号的时钟周期个数进行计数;若接收到所述片上系统发送的系统初始化完成信号,则停止对所述外部时钟源发出的时钟信号的时钟周期个数进行计数;统计对所述外部时钟源发出的时钟信号的时钟周期个数进行计数的计数结果,并根据所述计数结果获取对应的分频系数;根据所述分频系数对所述外部时钟源发出的时钟信号的频率进行分频处理,并将分频处理后的时钟信号输出至锁相环。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于比亚迪半导体股份有限公司,未经比亚迪半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711003055.8/,转载请声明来源钻瓜专利网。
- 上一篇:开关电容器组
- 下一篇:一种应用于FPGA芯片的锁相环装置及FPGA芯片