[发明专利]多线码元转变时钟码元纠错在审
申请号: | 201580063814.2 | 申请日: | 2015-11-24 |
公开(公告)号: | CN107005250A | 公开(公告)日: | 2017-08-01 |
发明(设计)人: | S·森戈库 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M13/00 | 分类号: | H03M13/00;H03M13/03;H04L1/00;H04L25/02;H04L25/14;H04L25/493 |
代理公司: | 上海专利商标事务所有限公司31100 | 代理人: | 陈小刚,陈炜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了用于检测多线接口上的传输中的差错的装置、系统以及方法。一种用于纠正多线转变编码接口中的传输差错的方法可包括基于接收到的多个比特中的检错码(EDC)的值来确定码元序列中是否存在码元差错,生成该码元序列的一个或多个置换,其中每一置换包括与该码元序列中的对应码元不同且与其他置换中的对应码元不同的一个码元。在该一个或多个置换中的一个置换产生与预期EDC值相匹配的经解码EDC值时,该置换可被标识为包括经纠正码元序列。预期EDC值可对应于在多线接口上传送以使得能够在接收机处检测多达两个码元差错的EDC的预定义值。 | ||
搜索关键词: | 多线码元 转变 时钟 纠错 | ||
【主权项】:
一种在接收机处纠正多线接口中的传输差错的方法,包括:接收表示多个连接器的信令状态的码元序列;解码所述码元序列,包括:将所述码元序列转换成转变数,所述转变数的每一数位表示在所述多个连接器上传送的两个连贯码元之间的转变;以及将所述转变数转换成接收到的多个比特;基于所述接收到的多个比特中的检错码(EDC)的值来确定所述码元序列中是否存在码元差错;以及在确定所述码元序列中存在码元差错时:生成所述码元序列的一个或多个置换,每一置换包括与所述码元序列中的对应码元不同且与其他置换中的对应码元不同的一个码元;解码所述一个或多个置换;以及在第一置换产生与预期EDC值相匹配的经解码EDC值时将所述第一置换标识为经纠正码元序列,其中所述预期EDC值对应于在所述多线接口上传送以使得能够在所述接收机处检测多达两个码元差错的EDC的预定义值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201580063814.2/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类