[实用新型]可重构多路灯光控制装置有效
申请号: | 201520480097.0 | 申请日: | 2015-07-06 |
公开(公告)号: | CN204761798U | 公开(公告)日: | 2015-11-11 |
发明(设计)人: | 彭程;董怀国;韩雨奇;严雪;张莹 | 申请(专利权)人: | 哈尔滨理工大学;哈尔滨理工大学科技园发展有限公司 |
主分类号: | H05B37/02 | 分类号: | H05B37/02 |
代理公司: | 哈尔滨市伟晨专利代理事务所(普通合伙) 23209 | 代理人: | 张伟 |
地址: | 150080 黑龙江省哈尔*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 可重构多路灯光控制装置,它涉及一种灯光控制装置。本实用新型的目的是为了解决现有灯光控制电路设计不合理,系统集成度低,稳定性差的问题。本实用新型包括FPGA芯片、U盘读写控制电路、通信电路、时钟电路和数据缓冲电路,FPGA芯片包括数据处理IP核、SDRAM控制电路、数据接收控制电路、时钟控制电路、文件管理IP核、第一多路选通器、第二多路选通器和若干灯控信号发生器,U盘读写控制电路通过文件管理IP核与数据处理IP核建立连接,通信电路通过数据接收控制电路与数据处理IP核建立连接,时钟电路通过时钟控制电路与数据处理IP核建立双向数据传输连接。本实用新型的数据传输速度,以及系统响应速度得到大幅提高。 | ||
搜索关键词: | 可重构多 路灯 控制 装置 | ||
【主权项】:
可重构多路灯光控制装置,其特征在于:包括FPGA芯片、U盘读写控制电路、通信电路、时钟电路、数据缓冲电路和若干驱动电路,所述FPGA芯片包括数据处理IP核、SDRAM控制电路、数据接收控制电路、时钟控制电路、文件管理IP核、第一多路选通器、第二多路选通器和若干灯控信号发生器,灯控信号发生器的数量与驱动电路的数量对应,所述U盘读写控制电路通过文件管理IP核与数据处理IP核建立连接,通信电路通过数据接收控制电路与数据处理IP核建立连接,时钟电路通过时钟控制电路与数据处理IP核建立双向数据传输连接,数据缓冲电路通过SDRAM控制电路与数据处理IP核建立双向数据传输连接,所述数据处理IP核通过第一数据引脚和第一地址引脚与第一多路选通器的输入端建立连接,第一多路选通器的输出端分别连接多路灯控信号发生器的输入端,多路灯控信号发生器的输出端均与第二多路选通器的输入端建立连接,第二多路选通器的地址输入端连接数据处理IP核的第二地址引脚,第二多路选通器的数据输出端与数据处理IP核的第二数据引脚建立连接,每个灯控信号发生器分别与对应的驱动电路输入端建立连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨理工大学;哈尔滨理工大学科技园发展有限公司,未经哈尔滨理工大学;哈尔滨理工大学科技园发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520480097.0/,转载请声明来源钻瓜专利网。
- 上一篇:燃料气增焓湿化装置
- 下一篇:一种垂直轴燃气发电机组