[实用新型]可重构多路灯光控制装置有效

专利信息
申请号: 201520480097.0 申请日: 2015-07-06
公开(公告)号: CN204761798U 公开(公告)日: 2015-11-11
发明(设计)人: 彭程;董怀国;韩雨奇;严雪;张莹 申请(专利权)人: 哈尔滨理工大学;哈尔滨理工大学科技园发展有限公司
主分类号: H05B37/02 分类号: H05B37/02
代理公司: 哈尔滨市伟晨专利代理事务所(普通合伙) 23209 代理人: 张伟
地址: 150080 黑龙江省哈尔*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 可重构多 路灯 控制 装置
【说明书】:

技术领域

实用新型涉及一种灯光控制装置,具体涉及可重构多路灯光控制装置,属于灯光控制技术领域。

背景技术

市场现有灯光控制器均采用以单片机为核心的微处理器控制结构,对于多路灯光控制,采用多个单片机联合控制,或一个单片机外加多组组合逻辑电路控制方案。系统集成度低,稳定性差。

实用新型内容

本实用新型的目的是为了解决现有灯光控制电路设计不合理,系统集成度低,稳定性差的问题。

本实用新型的技术方案是:可重构多路灯光控制装置,包括FPGA芯片、U盘读写控制电路、通信电路、时钟电路、数据缓冲电路和若干驱动电路,所述FPGA芯片包括数据处理IP核、SDRAM控制电路、数据接收控制电路、时钟控制电路、文件管理IP核、第一多路选通器、第二多路选通器和若干灯控信号发生器,灯控信号发生器的数量与驱动电路的数量对应,所述U盘读写控制电路通过文件管理IP核与数据处理IP核建立连接,通信电路通过数据接收控制电路与数据处理IP核建立连接,时钟电路通过时钟控制电路与数据处理IP核建立双向数据传输连接,数据缓冲电路通过SDRAM控制电路与数据处理IP核建立双向数据传输连接,所述数据处理IP核通过第一数据引脚和第一地址引脚与第一多路选通器的输入端建立连接,第一多路选通器的输出端分别连接多路灯控信号发生器的输入端,多路灯控信号发生器的输出端均与第二多路选通器的输入端建立连接,第二多路选通器的地址输入端连接数据处理IP核的第二地址引脚,第二多路选通器的数据输出端与数据处理IP核的第二数据引脚建立连接,每个灯控信号发生器分别与对应的驱动电路输入端建立连接。

所述FPGA芯片包括锁相环电路和声音控制电路,所述锁相环电路的输出端分别连接SDRAM控制电路、第一多路选通器、第二多路选通器、声音控制电路和每个灯控信号发生器。

所述可重构多路灯光控制装置包括数据接收提示电路,数据接收提示电路通过声音控制电路与数据处理IP核建立连接,所述数据接收提示电路包括第四电阻、第五电阻、三极管、二极管和蜂鸣器,所述三极管的基极通过第四电阻与声音控制电路的输出端建立连接,第五电阻并接在三极管的发射极和基极之间,二极管串接在三极管的集电极上,蜂鸣器并接在二极管的两端,二极管用于泄流保护,第四电阻为限流电阻,第五电路为泄流电阻,三极管起到将声音信号放大的作用。

所述可重构多路灯光控制装置包括供电电路,所述供电电路包括第一稳压芯片、第二稳压芯片和第三稳压芯片,第一稳压芯片和第二稳压芯片的输入端与连接第一电压输出端,第二电压输出端设在第一稳压芯片的输出端与第三稳压芯片的输入端之间的连线上,第二稳压芯片的输出端为第三电压出输出端,第三稳压芯片的输出端为第四电压输出端,所述第一电压输出端连接通信电路和数据接收提示电路,第二电压输出端分别连接FPGA芯片、时钟电路和U盘读写控制电路,第三电压输出端和第四电压输出端均与FPGA芯片建立连接。为FPGA芯片内的各个功能模块提供不同标准供电电压。

所述时钟电路包括时钟管理芯片、第一电容、晶振、第一电阻、第二电阻、第三电阻和双向二极管,时钟管理芯片的振荡输入端和振荡输出端之间并接晶振后通过第一电容接地,第二电阻和第三电阻分别并接在时钟管理芯片的数据引脚和时钟引脚上,时钟管理芯片的电源引脚通过双向二极管与电源建立连接,时钟管理芯片的时钟输出引脚与时钟控制电路建立连接,当数据处理IP核需要读取时钟信息时,向该电路发出请求信号,该电路将当前时间数据发送至数据处理IP核,电容和晶振为芯片提供时钟输入,第一电阻、第二电阻和第三电阻增强驱动强度,双向二极管为时钟系统电源提供保护。

所述数据缓冲电路包括SDRAM芯片、滤波电容网络CP和限流排阻,电源输入端分别通过通过限流排阻和电容网路与SDRAM芯片建立连接,SDRAM芯片的输出端通过SDRAM控制电路与数据处理IP核建立连接,数据缓冲电路将主控电路内部待处理的低速数据进行缓存,一段时间后统一高速读取,加快数据处理速度。

所述U盘读写控制电路包括文件管理芯片和供电指示电路,供电指示电路包括发光二极管和第六电阻,电源输入端通过依次连接第六电阻二极管与文件管理芯片的输入端建立连接,文件管理芯片的输出端与文件管理IP核建立连接,当数据处理IP核需要读取U盘数据时,向该电路发出请求信号,该电路将连接的U盘内部数据读取,并发送至数据处理IP核。

所述通信电路包括依次串联的USB串口和信号处理电路,信号处理电路的输出端与数据接收控制电路建立连接。

每个灯控信号发生器与其对应的驱动电路输入端之间均设有保护电阻。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨理工大学;哈尔滨理工大学科技园发展有限公司,未经哈尔滨理工大学;哈尔滨理工大学科技园发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520480097.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top