[发明专利]一种数字中频动态范围扩展方法有效
申请号: | 201510793836.6 | 申请日: | 2015-11-11 |
公开(公告)号: | CN105450237B | 公开(公告)日: | 2018-10-12 |
发明(设计)人: | 王锋;许建华;邓旭亮;姜东;向长波;张超;马风军 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | H04B1/00 | 分类号: | H04B1/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 266555 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种数字中频动态范围扩展方法,还包括有效位检测单元、数据左移单元和输出数据增益调整单元,实现步骤如下:将一组分辨率为n位的整型ADC采样数据送入FPGA的RAM同时,同步进行数据有效位检测,一组ADC采样数据输入完毕时获得最大有效位数,记为M;将n‑M的差值送入FPGA的运算流水线,在数据左移单元内依次将每个ADC数据左移n‑M位;将左移后的数据送入中频数字信号处理单元,在此单元内,除最后一级乘法运算之外,对所有整型数据乘法运算的输出数据进行截取;将中频数字信号处理单元的输出数据的数据格式从整型转换为浮点型;对浮点型输出数据根据数据左移单元内的左移位数n‑M进行增益调整。 | ||
搜索关键词: | 一种 数字 中频 动态 范围 扩展 方法 | ||
【主权项】:
1.一种数字中频动态范围扩展方法,其特征在于,实现步骤如下:步骤(1),将一组分辨率为n位的整型ADC采样数据送入FPGA的RAM同时,同步通过有效位检测单元进行数据有效位检测,一组ADC采样数据输入完毕时获得最大有效位数,记为M;步骤(2),将n‑M的差值送入FPGA的运算流水线,在数据左移单元内依次将每个ADC数据左移n‑M位;步骤(3),将左移后的数据送入中频数字信号处理单元,在此单元内,除最后一级乘法运算之外,对所有整型数据乘法运算的输出数据进行截取;步骤(4),将中频数字信号处理单元的输出数据的数据格式从整型转换为浮点型;步骤(5),对浮点型输出数据根据数据左移单元内的左移位数n‑M在输出数据增益调整单元进行增益调整。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510793836.6/,转载请声明来源钻瓜专利网。
- 上一篇:移动终端中多种通信模式兼容的方法及移动终端
- 下一篇:一种自举驱动电路