[发明专利]一种CPU互联扩展系统的网络接口互联设计与控制系统有效
申请号: | 201510065608.7 | 申请日: | 2015-02-09 |
公开(公告)号: | CN104598430B | 公开(公告)日: | 2017-08-11 |
发明(设计)人: | 李国川;童元满;李仁刚 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | G06F15/173 | 分类号: | G06F15/173;H04L29/06 |
代理公司: | 济南信达专利事务所有限公司37100 | 代理人: | 姜明 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明特别涉及一种CPU互联扩展系统的网络接口互联设计与控制系统。该CPU互联扩展系统的网络接口互联设计与控制系统,通过各自板上带有网络接口进行互联,实现多个CPU互联扩展系统之间内部协议报文的交互,并将经过CACHE一致性处理模块处理后的报文封装成网络链路层报文并发送到链路上,同时从网络链路上接收到来的报文并转化成内部报文格式送给CACHE一致性处理模块处。该CPU互联扩展系统的网络接口互联设计与控制系统,充分利用了传输媒体的信道容量,减少了所需的传输信道和器件引脚数目,不仅实现了多个CPU互联扩展系统之间内部协议报文的交互,还大大降低了通信成本。 | ||
搜索关键词: | 一种 cpu 扩展 系统 网络 接口 设计 控制系统 | ||
【主权项】:
一种CPU互联扩展系统的网络接口互联设计与控制系统,其特征在于:按照网络层次划分,将CPU互联扩展系统通过各自板上带有网络接口从上到下分为4个层次,分别为应用层、协议层、链路层和物理层;所述应用层,对CACHE一致性处理模块、CACHE非一致性处理模块收发报文进行分类处理后交由协议层处理;所述协议层包含了N个路由表模块、发送请求仲裁器模块,将应用层收发的报文填充或剔除路由场信息;所述链路层,根据内部报文有M个不同的消息类型设置M个不同的虚信道,同时完成M个虚信道到T路高速serdes的映射;所述物理层,用于实现serdes的初始化及基础编码操作;所述应用层具体包括CACHE一致性报文提交模块、CACHE非一致性报文提交模块、应用层信用处理模块、错误检查模块、CACHE一致性报文发送模块、CACHE非一致性报文发送模块和消息报文封装模块;所述CACHE一致性报文提交模块:将经过应用层信用处理模块、错误检查模块处理后的来自所述协议层的CACHE一致性报文存储到一个深度为128、宽度为256的FIFO内,根据CACHE一致性处理模块处理的需求提交与处理;所述CACHE非一致性报文提交模块:将经过应用层信用处理模块、错误检查模块处理后的来自所述协议层的CACHE非一致性报文存储到一个深度为128、宽度为128的FIFO内,根据CACHE一致性处理模块处理的需求提交与处理;所述应用层信用处理模块:从协议层接收到的网络报文根据其报文头中信息来区分是CACHE一致性报文、CACHE非一致性报文或者容错指令报文,并将其分别提交给所述CACHE一致性报文提交模块、所述CACHE非一致性报文提交模块和所述错误检查模块;所述CACHE一致性报文发送模块:接收CACHE一致性处理模块输出的CACHE一致性报文,并将CACHE一致性报文存储到一个深度为128、宽度为256的FIFO内,根据所述报文封装模块的需求提交与其处理;所述CACHE非一致性报文发送模块:接收CACHE一致性处理模块输出的CACHE非一致性报文,并将CACHE非一致性报文存储到一个深度为128、宽度为128的FIFO内,根据所述报文封装模块的需求提交与其处理;所述消息报文封装模块,根据报文类型的不同封装到不同的报文头信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510065608.7/,转载请声明来源钻瓜专利网。