[发明专利]支持多核网络处理架构的紧耦合自适应协处理系统有效
申请号: | 201510025278.9 | 申请日: | 2015-01-19 |
公开(公告)号: | CN104503948B | 公开(公告)日: | 2017-08-11 |
发明(设计)人: | 杨惠;孙志刚;吕高峰;李韬;万江华;赵国鸿;韩彪;陈一骄;崔向东;毛席龙;伍洪斌;唐路;徐东来;刘晓俊 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 湖南兆弘专利事务所(普通合伙)43008 | 代理人: | 周长清 |
地址: | 410073 湖南省长沙市砚瓦池正街4*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种支持多核网络处理架构的紧耦合自适应协处理系统,包括直接访问高速存储体DAHM,为CPU直接提供操作数;下游自适应报文传输协处理模块DAMTCM,用于在网络接口控制器和多核之间传输数据,下游自适应报文传输协处理模块DAMTCM对直接访问高速存储体DAHM直接访问;上游自适应硬件加速协处理模块UAHACM,用于在多核内部加速报文处理,上游自适应硬件加速协处理模块UAHACM对直接访问高速存储体DAHM直接访问;插空传输仲裁模块,位于上游自适应硬件加速协处理模块UAHACM与直接访问高速存储体DAHM之间,用来与上游自适应硬件加速协处理模块UAHACM配合以插空方式完成与直接访问高速存储体的数据传输。本发明具有灵活易编程、可灵活切换硬件间执行、适用范围广等优点。 | ||
搜索关键词: | 支持 多核 网络 处理 架构 耦合 自适应 系统 | ||
【主权项】:
一种支持多核网络处理架构的紧耦合自适应协处理系统,其特征在于,包括:直接访问高速存储体DAHM,为双端口SRAM,是CPU的一级数据存储体,为CPU直接提供操作数;下游自适应报文传输协处理模块DAMTCM,用于在网络接口控制器和多核之间传输数据,下游自适应报文传输协处理模块DAMTCM对直接访问高速存储体DAHM直接访问;上游自适应硬件加速协处理模块UAHACM,用于在多核内部加速报文处理,上游自适应硬件加速协处理模块UAHACM对直接访问高速存储体DAHM直接访问;所述上游自适应硬件加速协处理模块UAHACM集成于单核内部,采用与CPU紧耦合的协处理方式;插空传输仲裁模块,位于上游自适应硬件加速协处理模块UAHACM与直接访问高速存储体DAHM之间,用来与上游自适应硬件加速协处理模块UAHACM配合以插空方式完成与直接访问高速存储体的数据传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510025278.9/,转载请声明来源钻瓜专利网。