[发明专利]基于FPGA的多通道雷达回波数据同步存储方法有效
申请号: | 201410806586.0 | 申请日: | 2014-12-22 |
公开(公告)号: | CN105785321B | 公开(公告)日: | 2019-02-19 |
发明(设计)人: | 曹新宏 | 申请(专利权)人: | 北京雷音电子技术开发有限公司 |
主分类号: | G01S7/00 | 分类号: | G01S7/00 |
代理公司: | 中国船舶专利中心 11026 | 代理人: | 钟心 |
地址: | 100070 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种多通道雷达回波数据的存储技术,可用于相控阵雷达系统多通道雷达回波数据的存储。本发明的技术方案是:利用通过FPGA设计多个FIFO和复杂的控制时序逻辑设计技术,将多个通道的雷达回波数据存储到大容量的双口RAM,保证了多通道的雷达回波数据在时间和距离上的对齐,达到了数据同步存储的目的。 | ||
搜索关键词: | 基于 fpga 通道 雷达 回波 数据 同步 存储 方法 | ||
【主权项】:
1.基于FPGA的多通道雷达回波数据同步存储方法,包括的步骤有:1)对每个相控阵雷达的数据通道设计一个FIFO;假设相控阵雷达系统含有n个数据通道,首先针对第1个通道设计一个FIFO1用来缓存该通道的雷达回波数据,FIFO的容量要足够大并且位宽和要缓存的回波数据保持一致,同样的对第2、第3、…、第n‑1和第n个通道均设置相对应的FIFO:FIFO2、FIFO3、…、FIFO(n‑1)和FIFOn,以上FIFO的容量和位宽与FIFO1相同即可;2)设计FIFO的读写时钟信号;FIFO的写时钟根据通道回波数据的传输带宽除以FIFO的位宽得到,FIFO的读时钟大于等于n倍的FIFO的写时钟;3)使得第1个FIFO的读使能信号RDEN1有效,其余FIFO的读使能信号均无效;4)检测FIFO1的数据有效VALID1信号,若该信号有效,则对FIFO1的数据进行读取,读取后的数据快速存储到与FPGA外接的大容量双口RAM中,然后使得FIFO1的读使能信号RDEN1无效和FIFO2的读使能信号RDEN2有效,转入下一步骤;若检测到VALID1信号无效,则重复步骤3;5)检测FIFO2的数据有效VALID2信号,若该信号有效,则对FIFO2的数据进行读取,读取后的数据快速存储到与FPGA外接的大容量双口RAM中,然后使得FIFO2的读使能信号RDEN2无效和FIFO3的读使能信号RDEN3有效,转入下一步骤;若检测到VALID2信号无效,则重复步骤4;6)重复步骤4、5存储其余数据通道的数据,最后检测FIFOn的数据有效VALIDn信号,若该信号有效,则对FIFOn的数据进行读取,读取后的数据快速存储到与FPGA外接的大容量双口RAM中,然后使得FIFOn的读使能信号RDENn无效和FIFO1的读使能信号RDEN1有效,转入步骤1;若检测到VALIDn信号无效,则重复步骤6;7)重复步骤4至6,将所有的雷达回波数据存储完为止。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京雷音电子技术开发有限公司,未经北京雷音电子技术开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410806586.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种认知型副瓣干扰抑制方法
- 下一篇:一种高精度三维化学位移成像方法