[发明专利]XLGMII接口多通道降频DIC机制的实现方法及装置有效
申请号: | 201410112281.X | 申请日: | 2014-03-25 |
公开(公告)号: | CN103916217B | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 秦占鳌;张磊磊 | 申请(专利权)人: | 烽火通信科技股份有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 北京捷诚信通专利事务所(普通合伙)11221 | 代理人: | 魏殿绅,庞炳良 |
地址: | 430074 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种XLGMII接口多通道降频DIC机制的实现方法及装置,涉及通信技术领域,该方法包括以下步骤在数据包发送完时,插入相应IPG数目,保证0<DIC≤12;将插入的IPG数目与12做比较,大于12时,DIC减去IPG数目与12的差值;小于12时,DIC增加IPG数目与12的差值;将单通道拓展成四通道,设置监视数据块个数变量、IPG数目调整变量;在数据发送EOP端时,计算出插入的IPG数目,四条通道并行插入IPG;监视数据块个数变量达到16383时,在四个通道的MAC层中同时插入对齐占位标志,设置IPG数目调整变量为4。本发明容易实现流控机制,能降低XLGMII接口的时钟频率,实现以太网高速接口设计;保证传输数据带宽。 | ||
搜索关键词: | xlgmii 接口 通道 dic 机制 实现 方法 装置 | ||
【主权项】:
一种XLGMII接口多通道降频DIC机制的实现方法,其特征在于,包括以下步骤:S1、在数据包发送完时,根据余留逻辑通道数插入相应包间隙IPG数目,以保证空闲字符计数DIC值调整后,0<DIC≤12;将根据DIC规则插入的IPG数目与12做比较,当插入的IPG数目大于12时,当前DIC值减去IPG数目与12之间的差值;当插入的IPG数目小于12时,当前DIC值增加IPG数目与12之间的差值;将单通道拓展成四通道,XLGMII数据位宽为256比特,接口频率由625MHZ降低到156.25MHZ;将原本插在一个单通道后面通道的IPG并排插,保证下一个包的开始标志在每个通道的第一个逻辑通道上;S2、设置两个计数变量:监视数据块个数变量、IPG数目调整变量,监视数据块个数变量用于监视数据块的个数,以16383个数据块为周期;IPG数目调整变量用于调整后续插入的IPG数目;S3、在数据发送包结尾EOP端时,判断所在当前通道剩余多少个逻辑通道,根据单通道DIC计算法则计算出插入的IPG数目,四条通道并行插入IPG;S4、所述监视数据块个数变量达到16383时,在四个通道的MAC层中同时插入对齐占位标志,设置IPG数目调整变量为4。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司,未经烽火通信科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410112281.X/,转载请声明来源钻瓜专利网。