[发明专利]减少异构计算系统中的冷TLB未命中在审
申请号: | 201380051163.6 | 申请日: | 2013-09-20 |
公开(公告)号: | CN104704476A | 公开(公告)日: | 2015-06-10 |
发明(设计)人: | 米瑟尔-麦托·帕帕杜普洛;丽萨·R·许;安德鲁·G·克格尔;杰伊-阿森纳·S·努万;布拉德福德·M·贝克曼;史蒂文·K·莱因哈特 | 申请(专利权)人: | 超威半导体公司 |
主分类号: | G06F12/10 | 分类号: | G06F12/10;G06F9/48 |
代理公司: | 上海胜康律师事务所 31263 | 代理人: | 樊英如;李献忠 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了用于避免计算机系统中的冷转换后备缓冲器(TLB)未命中的方法和装置。一种典型的系统被配置为具有共享公用存储器地址空间的至少一个中央处理单元(CPU)和一个或多个图形处理单元(GPU)的异构计算系统。每个处理单元(CPU和GPU)均具有独立的TLB。当将任务从特定的CPU卸载到特定的GPU时,转换信息与任务分配一起发送。所述转换信息允许所述GPU在执行所述任务之前将地址转换数据加载到与所述一个或多个GPU相关联的TLB中。预加载所述GPU的TLB减少或避免在不具有本公开提供的益处的情况下可能以其它方式发生的冷TLB未命中。 | ||
搜索关键词: | 减少 计算 系统 中的 tlb 命中 | ||
【主权项】:
一种用于将任务从第一处理器类型卸载到第二处理器类型以便所述第二处理器类型执行所述任务的方法,所述方法包括:从所述第一处理器接收所述任务,所述第一处理器和所述第二处理器利用公用存储器地址空间;从所述第一处理器类型接收针对所述任务的转换信息;在执行所述任务之前,使用所述转换信息来将地址转换数据加载到所述第二处理器类型的转换后备缓冲器(TLB)中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于超威半导体公司;,未经超威半导体公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380051163.6/,转载请声明来源钻瓜专利网。
- 上一篇:用于降低嵌入式系统内的功率消耗的方法和装置
- 下一篇:侧信道攻击的检测和缓解