[发明专利]基于高速存储器动态突发长度的图像倍帧处理方法在审
申请号: | 201310330910.1 | 申请日: | 2013-08-01 |
公开(公告)号: | CN103414877A | 公开(公告)日: | 2013-11-27 |
发明(设计)人: | 戴林;潘恩亮 | 申请(专利权)人: | 天津天地伟业数码科技有限公司 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N5/76 |
代理公司: | 天津市宗欣专利商标代理有限公司 12103 | 代理人: | 王山 |
地址: | 300384 天津市西青区华*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于高速存储器动态突发长度的图像倍帧处理方法,在高速存储器内设置两帧有效图像缓冲区,高速存储器对外设置有写入和读出两种接口,而写入和读出接口又分别各自对应于上述两帧有效图像缓存区,倍帧前的图像信息通过外部缓存器与高速存储器的写入端口相连,倍帧后的图像信息通过外部缓存器与高速存储器的读出端口相连,通过控制写入与读出高速存储器的图像数据突发长度来进行任意整数倍数的倍帧。本发明可以有效的进行任意整数倍的帧率提升,并且含有图像倍帧防追赶算法,不会发生一幅画面中包含前后两帧图像的问题。使用该算法进行的图像处理程序设计工程,可以完美的提供用户所需的帧率。 | ||
搜索关键词: | 基于 高速 存储器 动态 突发 长度 图像 处理 方法 | ||
【主权项】:
一种基于高速存储器动态突发长度的图像倍帧处理方法,其特征在于:在高速存储器内设置两帧有效图像缓冲区,高速存储器对外设置有写入和读出两种接口,而写入和读出接口又分别各自对应于上述两帧有效图像缓存区,倍帧前的图像信息通过外部缓存器与高速存储器的写入端口相连,倍帧后的图像信息通过外部缓存器与高速存储器的读出端口相连,通过控制写入与读出高速存储器的图像数据突发长度来进行任意整数倍数的倍帧。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津天地伟业数码科技有限公司,未经天津天地伟业数码科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310330910.1/,转载请声明来源钻瓜专利网。