[发明专利]基于高速存储器动态突发长度的图像倍帧处理方法在审
申请号: | 201310330910.1 | 申请日: | 2013-08-01 |
公开(公告)号: | CN103414877A | 公开(公告)日: | 2013-11-27 |
发明(设计)人: | 戴林;潘恩亮 | 申请(专利权)人: | 天津天地伟业数码科技有限公司 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N5/76 |
代理公司: | 天津市宗欣专利商标代理有限公司 12103 | 代理人: | 王山 |
地址: | 300384 天津市西青区华*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 高速 存储器 动态 突发 长度 图像 处理 方法 | ||
技术领域
本发明涉及视频监控的技术领域,具体说是一种基于高速存储器动态突发长度的图像倍帧处理方法。
背景技术
帧率即每秒显示的图片数,帧率直接影响画面流畅度,与画面流畅度成正比:帧率越大,画面越流畅;帧率越小,画面越有跳动感。
随着图像处理技术的发展,各种视频格式到标准SMPTE视频格式的转换以及到显示设备的对接都需要用到帧率提升技术。
发明内容
本发明要解决的技术问题是提供一种基于高速存储器动态突发长度的图像倍帧处理方法。
本发明为解决公知技术中存在的技术问题所采取的技术方案是:
本发明的基于高速存储器动态突发长度的图像倍帧处理方法,在高速存储器内设置两帧有效图像缓冲区,高速存储器对外设置有写入和读出两种接口,而写入和读出接口又分别各自对应于上述两帧有效图像缓存区,倍帧前的图像信息通过外部缓存器与高速存储器的写入端口相连,倍帧后的图像信息通过外部缓存器与高速存储器的读出端口相连,通过控制写入与读出高速存储器的图像数据突发长度来进行任意整数倍数的倍帧。
本发明还可以采用以下技术措施:
上述每个有效图像缓冲区都对应连接写入和读出接口。
所述的两帧有效图像缓存区A、B中,A缓冲区中存储的A场图像数据的结束地址与B缓存区存储的B场图像数据的起始地址相同。
本发明具有的优点和积极效果是:
本发明的基于高速存储器动态突发长度的图像倍帧处理方法,可以有效的进行任意整数倍的帧率提升,并且含有图像倍帧防追赶算法,不会发生一幅画面中包含前后两帧图像的问题。使用该算法进行的图像处理程序设计工程,可以完美的提供用户所需的帧率。
附图说明
图1是本发明的基于高速存储器动态突发长度的图像倍帧处理方法的示意图。
具体实施方式
以下参照附图及实施例对本发明进行详细的说明。
图1是本发明的基于高速存储器动态突发长度的图像倍帧处理方法的示意图。
如图1所示,本发明的基于高速存储器动态突发长度的图像倍帧处理方法,在高速存储器内设置两帧有效图像缓冲区,高速存储器对外设置有写入和读出两种接口,而写入和读出接口又分别各自对应于上述两帧有效图像缓存区,倍帧前的图像信息通过外部缓存器与高速存储器的写入端口相连,倍帧后的图像信息通过外部缓存器与高速存储器的读出端口相连,通过控制写入与读出高速存储器的图像数据突发长度来进行任意整数倍数的倍帧。
上述每个有效图像缓冲区都对应连接写入和读出接口。
所述的两帧有效图像缓存区A、B中,A缓冲区中存储的A场图像数据的结束地址与B缓存区存储的B场图像数据的起始地址相同。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例公开如上,然而,并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当然会利用揭示的技术内容作出些许更动或修饰,成为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均属于本发明技术方案的范围内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津天地伟业数码科技有限公司,未经天津天地伟业数码科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310330910.1/2.html,转载请声明来源钻瓜专利网。