[发明专利]同时支持显示控制器和图形加速器访问内存的架构方法有效
| 申请号: | 201310270956.9 | 申请日: | 2013-07-01 |
| 公开(公告)号: | CN104281543B | 公开(公告)日: | 2017-12-26 |
| 发明(设计)人: | 张慧明;王震宇;迈克·蔡 | 申请(专利权)人: | 图芯芯片技术(上海)有限公司 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16 |
| 代理公司: | 上海京沪专利代理事务所(普通合伙)31235 | 代理人: | 周志宏 |
| 地址: | 201203 上海市浦东新区*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种同时支持显示控制器和图形加速器访问内存的架构方法,步骤如下步骤一,创建一个访问内存的架构;在SOC总体框架内设置的访问内存的架构包括内存控制器、二维图形处理器、数据缓存器、数据选择器、数据选择控制器、显示控制器;步骤二,依据叠加混合的多层源图像有无更新,访问内存的架构给出数据的流入和流出当有更新时,多核CPU将打开/关闭信息配置给内存控制器,二维图形处理器将数据进行叠加混合处理,并经数据缓存器、数据选择器,直接输出给显示控制器。当无更新时,显示控制器直接从内部存储器中读取多层图像混合叠加的结果。本发明优点如下优化了架构中具有额外带宽消耗的情况,一直保持带宽消耗最小的工作模式。 | ||
| 搜索关键词: | 显示 控制器 二维 图形 处理器 通过 同一个 内存 访问 架构 方法 | ||
【主权项】:
一种同时支持显示控制器和图形加速器访问内存的架构方法,其特征在于,步骤如下:步骤一,创建一个访问内存的架构;在SOC总体框架内设置的访问内存的架构包括:内存控制器、二维图形处理器、数据缓存器、数据选择器、数据选择控制器、显示控制器;所述二维图形处理器通过数据缓存器、数据选择器与显示控制器相连,数据选择控制器与二维图形处理器、数据选择器、显示控制器相连,内存控制器设有数据申请通道1、数据返回通道1和数据申请通道2和数据返回通道2;内存控制器的数据申请通道2和数据返回通道2与二维图形处理器相连,内存控制器的数据申请通道1与显示控制器相连,数据返回通道1通过数据选择器与显示控制器相连接,内存控制器通过总线与SOC总体框架的内部存储器、多核CPU相连;步骤二,依据叠加混合的多层源图像有无更新,访问内存的架构给出数据的流入和流出:当需要叠加混合的多层源图像有更新时,多核CPU将数据申请通道2和数据返回通道2的打开/关闭信息配置给内存控制器,二维图形处理器通过数据申请通道2发送内存控制器读写请求,内存控制器将读写请求传送给多核CPU,然后将返回数据传输给二维图形处理,二维图形处理器内部的混合叠加处理器收集多层源图像的数据,并将数据进行叠加混合处理,并将多层叠加混合的结果传送至数据缓存器,同时数据选择控制器打开数据选择器,数据缓存器的叠加混合的结果输出给显示控制器;当需要进行叠加混合的多层源图像无更新时,多核CPU打开二维图形处理器与内存控制器的通道,将多层叠加混合的结果写入内部存储器,多核CPU打开内存控制器的数据申请通道1,显示控制器直接从内部存储器中读取多层源图像混合叠加的结果,如果多层源图像没有更新,则一直读取叠加混合的结果,直至多核CPU检测到下一次源图像更新。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于图芯芯片技术(上海)有限公司,未经图芯芯片技术(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310270956.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种声音监测方法及系统
- 下一篇:一种电力排管工井井下观测仪器的探测装置





