[发明专利]高速数据传输架构有效
| 申请号: | 201310240368.0 | 申请日: | 2013-06-18 |
| 公开(公告)号: | CN104142898A | 公开(公告)日: | 2014-11-12 |
| 发明(设计)人: | 吴忠政;郭圳龙;吴清堂;张竟宏;谢侑伸;何家玮 | 申请(专利权)人: | 硅成积体电路股份有限公司 |
| 主分类号: | G06F13/38 | 分类号: | G06F13/38 |
| 代理公司: | 北京华夏博通专利事务所(普通合伙) 11264 | 代理人: | 刘俊 |
| 地址: | 中国台湾新竹科学*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明揭示一种高速数据传输架构,包括第一、第二电子单元以及输入输出总线,其中输入输出总线电气连接第一及第二电子单元,且输入输出总线包括一时钟信号线以及N个数据信号线,N为偶数,N个数据信号线被分成数据信号线数目相同的第一及第二信号线群组,并由第一电子单元进行传送模式,产生并传送时钟信号至时钟信号线,且每隔一时钟信号,产生包含维持二个时钟信号的时间的N/2个数据信号的输出数据,交替传送至第一信号线群组及第二信号线群组,同时第二电子单元进行接收模式,依据时钟信号以撷取、锁存该等数据信号。 | ||
| 搜索关键词: | 高速 数据传输 架构 | ||
【主权项】:
一种高速数据传输架构,其特征在于,包括:一第一电子单元,至少包含一第一控制器,用以进行一传输操作,且该传输操作为传送数据的一传送模式以及接收数据的一接收模式的其中之一;一第二电子单元,至少包含一第二控制器,用以进行一另一传输操作,且该另一传输操作为该传送模式以及该接收模式的其中之一,且不同于该第一控制器所进行的该传输操;以及一输入输出总线,电气连接该第一电子单元及该第二电子单元,用以提供数据传输接口,且该输入输出总线至少包括用以传输一时钟信号的一时钟信号线以及用以传输N个数据信号的N个数据信号线,而N为一偶数,其中该N个数据信号线是被分成一第一信号线群组及一第二信号线群组,且该第一信号线群组及该第二信号线群组所包含的数据信号线的数目相同,其中该传送模式包括持续产生该时钟信号,并传送至该输入输出总线的时钟信号线,且每隔一时钟信号,产生一输出数据,而每个输出数据包含N/2个数据信号,并连续交替传送至该第一信号线群组及该第二信号线群组,该接收模式包括利用该输入输出总线以接收该时钟信号,并依序交替接收该第一信号线群组及该第二信号线群组上的输出数据,且依据该时钟信号以撷取、锁存该输出数据,而每个数据信号维持二个时钟信号的时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅成积体电路股份有限公司,未经硅成积体电路股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310240368.0/,转载请声明来源钻瓜专利网。





