[发明专利]基于ART结构的硅基沟槽内生长GaAs材料的NMOS器件有效
申请号: | 201310060711.3 | 申请日: | 2013-02-27 |
公开(公告)号: | CN103177971A | 公开(公告)日: | 2013-06-26 |
发明(设计)人: | 李梦珂;周旭亮;于红艳;李士颜;米俊萍;潘教青 | 申请(专利权)人: | 中国科学院半导体研究所 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L29/78;H01L29/06 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 宋焰琴 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种制备NMOS器件的方法和相应的NMOS器件,所述包括:步骤S1、选择<100>向<111>方向偏离6°~10°的硅衬底,并在此硅衬底上生长SiO2层;步骤S2、刻蚀所述SiO2层,以在该SiO2层上形成多个高宽比大于2的沟槽,并使沟槽底部露出所述硅衬底;步骤S3、在100~150mBar的生长压力下,采用MOCVD工艺在所述沟槽内依次生长势垒层、缓冲层和顶层;步骤S4、在顶层上制作源极、漏极和栅极。本发明使界面处的失配位错和反相畴边界截止在SiO2壁上,有效约束了异质结界面缺陷的延伸,并能提高外延层的质量,使得作为NMOS的衬底时得到良好的器件质量。 | ||
搜索关键词: | 基于 art 结构 沟槽 生长 gaas 材料 nmos 器件 | ||
【主权项】:
一种制备NMOS器件的方法,其特征在于,包括如下步骤:步骤S1:选择<100>向<111>方向偏离6°~10°的硅衬底,并在此硅衬底上生长SiO2层;步骤S2:刻蚀所述SiO2层,以在该SiO2层上形成多个高宽比大于2的沟槽,并使沟槽底部露出所述硅衬底;步骤S3:在100~150mBar的生长压力下,采用MOCVD工艺在所述沟槽内依次生长势垒层、缓冲层和顶层;步骤S4:在顶层上制作源极、漏极和栅极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310060711.3/,转载请声明来源钻瓜专利网。
- 上一篇:滚齿机刀架定位指示表
- 下一篇:浮动铰刀
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造