[实用新型]一种多模块时序控制的嵌入式系统有效
申请号: | 201220643373.7 | 申请日: | 2012-11-29 |
公开(公告)号: | CN203117883U | 公开(公告)日: | 2013-08-07 |
发明(设计)人: | 高战 | 申请(专利权)人: | 深圳市同洲电子股份有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供了一种多模块时序控制的嵌入式系统,包括主控芯片及分别与所述主控芯片耦接的前级功能模块、后级功能模块;主控芯片通过对应于各功能模块的通用可编程输入输出接口耦接所述功能模块,输出信号至各功能模块;后级功能模块耦接所述前级功能模块,可接收前级功能模块的输出信号;主控芯片还用于设置对应于每个功能模块的通用可编程输入输出接口的输出状态及状态保持时间。由于该嵌入式系统所包括的主控芯片通过对应于各功能模块的GPIO耦接所述功能模块,从而使本实用新型的嵌入式系统可以通过GPIO控制相关联功能模块的输出状态及状态保持时间,进而可以对相关联功能模块的时序进行精准控制,确保系统稳定可靠。 | ||
搜索关键词: | 一种 模块 时序 控制 嵌入式 系统 | ||
【主权项】:
一种多模块时序控制的嵌入式系统,其特征在于,包括主控芯片及分别与所述主控芯片耦接的前级功能模块、后级功能模块; 所述主控芯片通过对应于各功能模块的通用可编程输入输出接口耦接所述功能模块,输出信号至各功能模块; 所述后级功能模块耦接所述前级功能模块,可接收所述前级功能模块的输出信号; 所述主控芯片还用于设置对应于每个功能模块的通用可编程输入输出接口的输出状态及状态保持时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市同洲电子股份有限公司,未经深圳市同洲电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220643373.7/,转载请声明来源钻瓜专利网。