[实用新型]一种多模块时序控制的嵌入式系统有效
申请号: | 201220643373.7 | 申请日: | 2012-11-29 |
公开(公告)号: | CN203117883U | 公开(公告)日: | 2013-08-07 |
发明(设计)人: | 高战 | 申请(专利权)人: | 深圳市同洲电子股份有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 模块 时序 控制 嵌入式 系统 | ||
技术领域
本实用新型属于嵌入式系统领域,尤其涉及一种多模块时序控制的嵌入式系统。
背景技术
随着嵌入式系统设备功能越来越复杂,各功能模块之间耦合及关联度也随之提高,因此,相关联模块之间会存在信号冲突的问题,假设A和B分别是某嵌入式系统中的两个功能模块,用以实现不同的功能应用,其中:
1)B模块接收A模块的输出信号;
2)B模块在上电时需要对B模块的处理器单元进行硬件配置,如设置某些寄存器上电初始状态为高或低,配置其启动时系统状态等;
3)很多情况下,上电配置管脚和正常工作时的信号I/O管脚是复用的;
在上述三点的约束条件下,则会导致一种情况,即上电时A正常工作输出给B模块的信号,与B模块上电配置脚产生冲突。
实用新型内容
有鉴于此,需要提供一种多模块时序控制的嵌入式系统,可以对相关联功能模块的时序要求进行精准控制,确保系统稳定可靠。
本实用新型提供一种多模块时序控制的嵌入式系统,包括主控芯片及分别与所述主控芯片耦接的前级功能模块、后级功能模块;
所述主控芯片通过对应于各功能模块的通用可编程输入输出接口耦接所述功能模块,输出信号至各功能模块;
所述后级功能模块耦接所述前级功能模块,可接收所述前级功能模块的输 出信号;
所述主控芯片还用于设置对应于每个功能模块的通用可编程输入输出接口的输出状态及状态保持时间。
较优地,所述主控芯片还用于检测对应于后级功能模块的通用可编程输入输出接口为复位状态时,设置对应于前级功能模块的通用可编程输入输出接口为高阻状态。
较优地,所述前级功能模块的高阻状态保持时间大于所述后级功能模块的复位状态保持时间。
较优地,所述前级功能模块包括通用可编程输入输出接口,通过其通用可编程输入输出接口接收所述主控芯片的输出信号。
较优地,所述后级功能模块包括复位接口,通过所述复位接口接收所述主控芯片的复位信号。
由于该嵌入式系统所包括的主控芯片通过对应于各功能模块的通用可编程输入输出接口耦接所述功能模块,从而使本实用新型的嵌入式系统可以通过通用可编程输入输出接口控制相关联功能模块的输出状态及状态保持时间,进而可以对相关联功能模块的时序要求进行精准控制,确保系统稳定可靠。
附图说明
图1为本实用新型实施例提供的一种多模块时序控制的嵌入式系统框图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
图1为本实用新型实施例提供的一种多模块时序控制的嵌入式系统框图。该实施例中以模块A用以说明前级功能模块,模块B用以说明后级功能模块, 其中,通用可编程输入输出接口将以GPIO(General Purpose Input Output)进行说明。
如图1所示,多模块时序控制的嵌入式系统100,包括主控芯片110及分别与主控芯片110耦接的模块A120、模块B130,主控芯片110通过对应于模块A120的通用可编程输入输出接口GPIO1耦接模块A120,主控芯片110通过对应于模块B130的通用可编程输入输出接口GPIO2耦接模块B130,通过GPIO1、GPIO2输出信号至模块A120、模块B130;模块B130耦接模块A120,可接收模块A120的输出信号,即模块A120与模块B130为关联模块;主控芯片110还用于设置对应于模块A120的GPIO1、对应于模块B130的GPIO2的输出状态及状态保持时间。
主控芯片110为该嵌入式系统100的中央处理单元,GPIO1、GPIO2是主控芯片110的通用可编程输入输出接口,通过软件配置可以将其设置输出状态为高电平或低电平,以及高、低电平状态的保持时间。
该实施例中,模块A120包括通用可编程输入输出接口GPIO3,通过GPIO3接收主控芯片110对应模块A120的GPIO1的输出信号。模块B130包括复位接口RESET,通过RESET接收主控芯片110对应模块B130的GPIO2的复位信号。
主控芯片110还用于检测对应于模块B130的GPIO2为复位状态时,设置对应于模块A120的GPIO1为高阻状态。模块A120的高阻状态保持时间大于模块B130的复位状态保持时间。
以下结合上述系统结构,对其工作原理加以说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市同洲电子股份有限公司,未经深圳市同洲电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220643373.7/2.html,转载请声明来源钻瓜专利网。