[实用新型]一种时差测量电路有效
| 申请号: | 201220104721.3 | 申请日: | 2012-03-19 |
| 公开(公告)号: | CN202586928U | 公开(公告)日: | 2012-12-05 |
| 发明(设计)人: | 徐煜明;韩雁;徐斐 | 申请(专利权)人: | 常州工学院 |
| 主分类号: | H03L7/18 | 分类号: | H03L7/18 |
| 代理公司: | 常州市江海阳光知识产权代理有限公司 32214 | 代理人: | 汤志和 |
| 地址: | 213011 江苏*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型涉及一种时差测量电路,包括:能产生外部时钟信号CP0的时钟信号电路,能对输入的所述外部时钟信号CP0进行n次等相位移相,以得到n个移相时钟信号的移相电路;且所述n个移相时钟信号和所述外部时钟信号CP0的上升边沿和下降边沿分别通过对应上升边沿和下降边沿触发计数器进行并行计数,得到2(n+1)倍频的内部时钟信号;该时差测量电路在低频时钟信号的基础上,可以满足高精度测量电路的需要;通过对FPGA芯片的编程,可根据需要任意设置内部时钟信号的频率,提高测量精度;采用FPGA芯片,利用芯片内部的逻辑电路进行编程,使电路结构简单、成本低、可靠性高。 | ||
| 搜索关键词: | 一种 时差 测量 电路 | ||
【主权项】:
一种时差测量电路,其特征在于包括:依次连接的过零检测模块(1)、时差测量模块(8)和显示模块(9);时差测量模块(8)包括:能产生外部时钟信号CP0的时钟信号电路(2),能对输入的所述外部时钟信号CP0进行n次等相位移相以得到n个移相时钟信号的移相电路(3)、以及对所述n个移相时钟信号和所述外部时钟信号CP0中的上升边沿和下降边沿触发并进行并行计数以得到2(n+1)倍频的内部时钟信号的计数器(4)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于常州工学院,未经常州工学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220104721.3/,转载请声明来源钻瓜专利网。





