[发明专利]一种CMMB中多码率RS码的并行编码器和编码方法有效
申请号: | 201210370084.9 | 申请日: | 2012-09-27 |
公开(公告)号: | CN102857241A | 公开(公告)日: | 2013-01-02 |
发明(设计)人: | 蔡超时;张鹏;杨刚 | 申请(专利权)人: | 苏州威士达信息科技有限公司 |
主分类号: | H03M13/15 | 分类号: | H03M13/15 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215163 江苏省苏州市高*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种解决CMMB系统中3种不同码率RS码并行编码的方案,其特征在于,所述系统的多码率RS码的并行编码器主要由移位寄存器、8位二输入异或门、求和阵列和乘积选择器四部分组成。所有有限域乘法器共享求和阵列中的255个多输入异或门。每个乘积选择器从中选取8个多输入异或门的输出组成一个有限域乘法器的结果,所有乘积选择器同时完成64个有限域乘法的并行运算。该单一编码器兼容3种码率,控制逻辑简单,能在保持编码速度不变的前提下,极大降低资源需求,具有成本低、功耗小等特点。 | ||
搜索关键词: | 一种 cmmb 中多码率 rs 并行 编码器 编码 方法 | ||
【主权项】:
一种适合于CMMB标准采用的3种不同码率RS码的并行编码器,对于3种码率,RS码长均为n=240字节,信息数据长度k分别是176、192、224字节,校验数据长度r分别是64、48、16字节,其特征在于,所述并行编码器基于多输入异或门复用机制,主要包括以下部件:移位寄存器,由64个8位寄存器R0,R1,...,R63级联而成;8位二输入异或门,位于寄存器之间,共63个;求和阵列,对被乘数向量b中的8个元素遍历求和;乘积选择器Sl,同时完成64个有限域GF(28)并行乘法,其输入端数目和工作方式与乘数常数ck,l密切相关,其中,0≤l≤63,k=176、192或224。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州威士达信息科技有限公司,未经苏州威士达信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210370084.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种像素预测方法和装置
- 下一篇:多马达驱动之伺服机
- 同类专利
- 专利分类