[发明专利]一种韦根数据处理装置及方法无效
| 申请号: | 201210345472.1 | 申请日: | 2012-09-17 |
| 公开(公告)号: | CN102890667A | 公开(公告)日: | 2013-01-23 |
| 发明(设计)人: | 区英杰;梁红波 | 申请(专利权)人: | 广州英码信息科技有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
| 代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 谭英强 |
| 地址: | 510612 广东省广州市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种韦根数据处理装置及方法,该装置包括:接收器、接收缓冲器、奇偶校验器、逻辑控制器、FIFO模块、寄存器、计时器、发送缓冲器、发送器、时钟系统及用于与上位机通信的USI接口,所述接收器的输出端通过接收缓冲器与奇偶校验器的输入端连接,所述逻辑控制器的输出端通过发送缓冲器与发送器的输入端连接,所述逻辑控制器通过总线分别与接收器、奇偶校验器、FIFO模块、寄存器、USI接口、计时器及发送器连接。本发明直接对根据韦根协议对韦根数据进行独立的读取、写入及校正处理,通信速度快且响应速度快。本发明作为性能优良的一种韦根数据处理装置及方法可广泛应用于通讯行业中。 | ||
| 搜索关键词: | 一种 数据处理 装置 方法 | ||
【主权项】:
一种韦根数据处理装置,其特征在于,包括:接收器、接收缓冲器、奇偶校验器、逻辑控制器、FIFO模块、寄存器、计时器、发送缓冲器、发送器、时钟系统及用于与上位机通信的USI接口,所述接收器的输出端通过接收缓冲器与奇偶校验器的输入端连接,所述逻辑控制器的输出端通过发送缓冲器与发送器的输入端连接,所述逻辑控制器通过总线分别与接收器、奇偶校验器、FIFO模块、寄存器、USI接口、计时器及发送器连接,所述时钟系统为逻辑控制器、寄存器及计时器提供时序信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州英码信息科技有限公司,未经广州英码信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210345472.1/,转载请声明来源钻瓜专利网。
- 上一篇:显示装置及其显示方法
- 下一篇:一种开关柜母线检测、加工辅助一体平台





