[发明专利]一种提升CMOS工艺中浅沟槽隔离性能的方法有效

专利信息
申请号: 201110270775.7 申请日: 2011-09-14
公开(公告)号: CN103000565A 公开(公告)日: 2013-03-27
发明(设计)人: 张进刚;初曦;傅江华;王政烈 申请(专利权)人: 和舰科技(苏州)有限公司
主分类号: H01L21/762 分类号: H01L21/762
代理公司: 北京连和连知识产权代理有限公司 11278 代理人: 贺小明
地址: 215123 江苏省*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种提升CMOS工艺中浅沟槽隔离性能的方法,包括以下步骤:提供一种半导体衬底,衬底上具有浅沟槽结构,浅沟槽结构中填充有线性氮化硅和线性氧化物层,包括浅沟槽结构表面的衬底表面覆盖有阻挡层和缓冲层;去除衬底阻挡层和缓冲层;在衬底的表面氧化生成牺牲氧化物层作为第一保护层;在衬底牺牲氧化物层上沉积第二保护层;对衬底具有浅沟槽结构的衬底进行曝光和显影;调整植入条件进行植入,保持植入后电性结果不变;去除光阻层,并进行清洗。本发明的方法能够降低STI凹槽氧化层损失,提升浅沟槽隔离性能,提高产品的良率。
搜索关键词: 一种 提升 cmos 工艺 沟槽 隔离 性能 方法
【主权项】:
一种提升CMOS工艺中浅沟槽隔离性能的方法,其特征在于,包括以下步骤:(1)提供一种半导体衬底,衬底上具有浅沟槽结构,浅沟槽结构中填充有线性氮化硅和线性氧化物层,包括浅沟槽结构表面的衬底表面覆盖有阻挡层和缓冲层;(2)去除所述阻挡层和缓冲层;(3)在所述衬底的表面氧化生成牺牲氧化物层作为第一保护层;(4)在所述牺牲氧化物层上沉积第二保护层;(5)对所述具有浅沟槽结构的衬底进行曝光和显影;(6)调整植入条件进行植入,保持植入后电性结果不变;(7)去除光阻层,并进行清洗。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于和舰科技(苏州)有限公司,未经和舰科技(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110270775.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top