[发明专利]用于IP核的处理器接口及其自动生成方法有效

专利信息
申请号: 201110213213.9 申请日: 2011-07-28
公开(公告)号: CN102411556A 公开(公告)日: 2012-04-11
发明(设计)人: 陈书明;谷会涛;万江华;陈胜刚;刘胜;王耀华;孙书为 申请(专利权)人: 中国人民解放军国防科学技术大学
主分类号: G06F15/78 分类号: G06F15/78
代理公司: 湖南兆弘专利事务所 43008 代理人: 周长清
地址: 410073 湖南省长沙市开福区砚瓦池正街47号*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种用于IP核的处理器接口及其自动生成方法,处理器接口包括接口协议模块和用于数据缓冲、时钟同步的数据缓冲同步单元;自动生成方法实施步骤如下:1)获取IP核接口描述信息;2)根据接口引脚信息获取IP核的数据宽度,根据时钟信号信息获取IP核的工作频率,根据接口时序规则生成互补时序状态机;3)如果IP核的工作频率与处理器的工作频率不相同则生成时钟同步模块;4)如果IP核的数据宽度与处理器的数据宽度不相同则生成数据缓冲模块代码;5)根据接口引脚信息、引脚映射信息和互补时序状态机生成接口协议模块。本发明具有通用性好、开发快捷、对IP核和处理器的兼容性好的优点。
搜索关键词: 用于 ip 处理器 接口 及其 自动 生成 方法
【主权项】:
一种用于IP核的处理器接口,其特征在于:包括相互连接的数据缓冲同步单元(2)和采用IP核互补接口协议的接口协议模块(1),所述接口协议模块(1)与IP核相连,所述接口协议模块(1)通过数据缓冲同步单元(2)与处理器相连,所述数据缓冲同步单元(2)包括用于缓冲不同数据处理宽度的IP核和处理器之间数据的数据缓冲模块(21)和用于同步不同时钟域的IP核和处理器之间数据时钟的时钟同步模块(22),所述数据缓冲模块(21)与时钟同步模块(22)相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110213213.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top