[发明专利]一种提高多层单元NAND-Flash存储可靠性的备用区分配方法无效

专利信息
申请号: 201110091449.X 申请日: 2011-04-13
公开(公告)号: CN102279803A 公开(公告)日: 2011-12-14
发明(设计)人: 牛众品;孙宏滨;郑南宁 申请(专利权)人: 西安交通大学
主分类号: G06F12/02 分类号: G06F12/02
代理公司: 西安智大知识产权代理事务所 61215 代理人: 贾玉健
地址: 710049*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种提高多层单元NAND-Flash存储可靠性的备用区分配方法,通过利用高有效位MSB页与低有效位LSB页的不同错误率,重新分配多层单元NAND-Flash备用区,高有效位MSB页的错误率较高,需要更多的备用区用于纠错,因此,高有效位MSB页的全部备用区用于存储纠错码,低有效位LSB页应用较少的备用区存储纠错码,高有效位MSB页和低有效位LSB页的管理信息都存储于低有效位LSB页的备用区,提高了多层单元NAND-Flash存储数据可靠性。
搜索关键词: 一种 提高 多层 单元 nand flash 存储 可靠性 备用 区分 配方
【主权项】:
提高多层单元NAND Flash存储可靠性的备用区分配方法,其特征在于:首先将多层单元NAND Flash的数据块中的高有效位MSB页的带有n字节数据区分为s个首扇区数据分部,每个首扇区数据分部的大小为n/s,将该高有效位MSB页的m字节备用区分为一一对应于s个首扇区数据分部的s个首ECC码区数据分部,每个首ECC码区数据分部的大小为m/s,而将多层单元NAND Flash的数据块中的低有效位LSB页的带有n字节数据区分为s个尾扇区数据分部,每个尾扇区数据分部的大小为n/s,将该低有效位LSB页的m字节备用区分为一一对应于s个尾扇区数据分部的s个尾ECC码区数据分部和管理信息区数据分部,每个尾ECC码区数据分部的大小小于每个首ECC码区数据分部的大小,而管理信息区数据分部用于存放高有效位MSB页和低有效位LSB页的管理信息。当要向高有效位MSB页和低有效位LSB页写入数据时,首先高有效位MSB页的4个首扇区数据分部和低有效位LSB页的4个尾扇区数据分部接收对应的所需要写入的数据,同时按照各个首ECC码区数据分部的大小和各个尾ECC码区数据分部的大小分别通过错误纠正算法(BCH,RS)导出对应的各个首扇区数据分部数据的ECC码和各个尾扇区数据分部的ECC码,并将各个首扇区数据分部数据的ECC码和各个尾扇区数据分部的ECC码存放入对应的各个首ECC码区数据分部和各个尾ECC码区数据分部,同时将高有效位MSB页和低有效位LSB页的管理信息存放入管理信息区数据分部。当要向高有效位MSB页和低有效位LSB页读出数据时,首先区分高有效位MSB页和低有效位LSB页,然后按照各个首ECC码区数据分部的大小和各个尾ECC码区数据分部的大小分别读取对应的各个首扇区数据分部数据的ECC码和各个尾扇区数据分部的ECC码,同时分离出高有效位MSB页和低有效位LSB页的管理信息,最后根据各个首扇区数据分部数据的ECC码和各个尾扇区数据分部的ECC码来对各个首扇区数据分部和各个尾扇区数据分部的数据执行错误纠正算法(BCH,RS)。其中n、m以及s为正整数,且n大于m,另外n和m均为s的整数倍。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110091449.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top