[发明专利]使用同步整流方式的比较器方式DC-DC 转换器有效

专利信息
申请号: 201080007123.8 申请日: 2010-01-06
公开(公告)号: CN102308463A 公开(公告)日: 2012-01-04
发明(设计)人: 蜂谷尚悟;竹村兴 申请(专利权)人: 哉英电子股份有限公司
主分类号: H02M3/155 分类号: H02M3/155
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 李辉;朱丽娟
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: DC-DC转换器(1)具备电压变换器(100)和控制部(200)。控制部(200)具有:在接收到最小截止时间信号后、输出电压低于基准电压时,生成触发信号的比较器(20)及触发信号生成部(30);生成基准延迟信号的DLL部(40);根据基准延迟信号,分别生成由触发信号仅延迟预定量,再仅延迟导通时间,再仅延迟第2空档时间,又仅延迟最小截止时间的延迟信号的延迟部(50);根据这些延迟信号,分别决定导通脉冲的开始时点及结束时点、截止脉冲的开始时点及结束时点,并且生成最小截止时间信号的定时控制部(60)。
搜索关键词: 使用 同步 整流 方式 比较 dc 转换器
【主权项】:
一种使用同步整流方式的比较器方式DC‑DC转换器,其具备:电压变换部,其具有开关元件,通过根据控制信号来控制该开关元件,从而生成将输入电压进行了电压变换后的输出电压;和控制部,其生成用于使上述电压变换部的上述输出电压稳定的上述控制信号,上述控制部具有:比较器,其检测上述电压变换部的上述输出电压小于基准电压的情况;触发信号生成部,其在接收到最小截止时间信号之后、接收到来自上述比较器的输出信号时,生成触发信号;DLL部,其生成使基准时钟延迟了基准延迟量的基准延迟时钟,并且生成具有与该基准延迟量对应的值的基准延迟信号;延迟部,其根据来自上述DLL部的上述基准延迟信号,生成相对于来自上述触发信号生成部的上述触发信号延迟了预定延迟量的触发延迟信号、相对于该触发延迟信号延迟了对应于所期望的第1空档时间的延迟量的第1空档时间延迟信号、相对于该第1空档时间延迟信号延迟了对应于所期望的导通时间的延迟量的导通时间延迟信号、相对于该导通时间延迟信号延迟了对应于所期望的第2空档时间的延迟量的第2空档时间延迟信号、及相对于该第2空档时间延迟信号延迟了对应于所期望的最小截止时间的延迟量的最小截止时间延迟信号;和定时控制部,其根据来自上述延迟部的上述触发延迟信号,决定上述控制信号中的截止脉冲的结束时点,根据来自上述延迟部的上述第1空档时间延迟信号,决定上述控制信号中的导通脉冲的开始时点,根据来自上述延迟部的上述导通时间延迟信号,决定上述导通脉冲的结束时点,根据来自上述延迟部的上述第2空档时间延迟信号,决定上述截止脉冲的开始时点,根据来自上述延迟部的上述最小截止时间延迟信号,生成上述最小截止时间信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哉英电子股份有限公司,未经哉英电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201080007123.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top