[发明专利]一种实现SDRAM的四通道串行通信方法有效

专利信息
申请号: 201010610151.0 申请日: 2010-12-17
公开(公告)号: CN102063392A 公开(公告)日: 2011-05-18
发明(设计)人: 邱柏云;马震伟 申请(专利权)人: 杭州晟元芯片技术有限公司
主分类号: G06F13/16 分类号: G06F13/16
代理公司: 杭州九洲专利事务所有限公司 33101 代理人: 陈继亮
地址: 310012 浙江省杭州*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种实现SDRAM的四通道串行通信方法,通过一个通道传输命令信号:串行四通道SDRAM的命令有读操作命令、写操作命令、初始化配置命令,通过命令控制逻辑单元将从串行通道D0收到的命令信号解码并识别命令;当命令控制逻辑单元识别到初始化命令后,输出PLL和刷新计数器的配置信号,执行配置PLL和刷新计数器的配置操作;当命令控制逻辑单元识别到读写命令后,对收到的地址信号进行解析,产生列地址和行地址、BANK信号,发送给列地址锁存解码器和行地址锁存解码器、BANK控制逻辑;接着传输数据信号,数据信号的传输由读写寄存器控制。本发明有益的效果是:将SDRAM存储器的并行通信方式改变为串行通信方式,实现SDRAM的四通道串行通信功能。
搜索关键词: 一种 实现 sdram 通道 串行 通信 方法
【主权项】:
一种实现SDRAM的四通道串行通信方法,其特征在于:(1)、通过一个通道传输命令信号:串行四通道SDRAM的命令有读操作命令、写操作命令、初始化配置命令,通过命令控制逻辑单元将从串行通道D0收到的命令信号解码并识别命令;当命令控制逻辑单元识别到初始化命令后,输出PLL和刷新计数器的配置信号,执行配置PLL和刷新计数器的配置操作;(2)、通过四个通道传输地址信号:当命令控制逻辑单元识别到读写命令后,对收到的地址信号进行解析,产生列地址和行地址、BANK信号,发送给列地址锁存解码器和行地址锁存解码器、BANK控制逻辑;接着传输数据信号,数据信号的传输由读写寄存器控制;(3)、控制读写串行四通道SDRAM:当命令控制逻辑单元识别到读写命令后,对读写寄存器操作,配置读写寄存器控制数据输入寄存器和数据输出寄存器,实现数据的输入输出控制;读写寄存器配置为写操作时,数据输入寄存器接收串行数据,发送到与BANK链接的数据线上D0~D1,读操作时,数据输出寄存器将从与BANK链接的数据线上的接收的数据发送到串行四通道上D0~D3。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州晟元芯片技术有限公司,未经杭州晟元芯片技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010610151.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top