[发明专利]多电源域设计的电路、方法与存储阵列有效

专利信息
申请号: 201010565591.9 申请日: 2010-11-26
公开(公告)号: CN102157189A 公开(公告)日: 2011-08-17
发明(设计)人: 陈旭顺;李政宏;陆崇基;郑宏正;吴重毅;邱志杰 申请(专利权)人: 台湾积体电路制造股份有限公司
主分类号: G11C7/12 分类号: G11C7/12;G11C7/06
代理公司: 北京中原华和知识产权代理有限责任公司 11019 代理人: 寿宁;张华辉
地址: 中国台湾新竹市*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是有关于一种多电源域设计的电路、方法与存储阵列的设计方法,在与存储阵列相关的实施例中,感应放大器使用第一供应电源,例如电压VDDA,而其它的电路,例如:信号输出逻辑,使用第二供应电源,例如电压VDDB。各种的实施例将感应放大器和一对转移装置设置在区域输入/输出装置列中,并将电压保持器设置在同一存储阵列的主输入/输出部分中。在适当的时候,感应放大器、转移装置和电压保持器一起运作,如此由电压VDDB所提供的电路的数据位准可相等于电压VDDA所提供的电路的数据位准。
搜索关键词: 电源 设计 电路 方法 存储 阵列
【主权项】:
一种多电源域设计的方法,其特征在于:提供具有一区域输入/输出装置列的一存储阵列的一读取操作,其中该区域输入/输出装置是连接至一第一电路,该第一电路包含一感应放大器和一转移装置;在该读取操作中,利用该第一电路来将该感应放大器的一节点充电至一第一数据逻辑高位准;在该读取操作中,利用一第二电路来将一第一数据线充电至一第二数据逻辑高位准;在该读取操作中,改变位于该感应放大器的该节点的该第一数据逻辑高位准为一第一数据逻辑低位准;以及在该读取操作中,利用该转移装置来将该第一数据线的该第二数据逻辑高位准改变为一第二数据逻辑低位准。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010565591.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top