[发明专利]基于边界扫描的可编程逻辑器件自动测试系统与方法有效
| 申请号: | 201010545055.2 | 申请日: | 2010-11-16 |
| 公开(公告)号: | CN101995546A | 公开(公告)日: | 2011-03-30 |
| 发明(设计)人: | 王伶俐;王颖;周学功;童家榕;包杰 | 申请(专利权)人: | 复旦大学 |
| 主分类号: | G01R31/317 | 分类号: | G01R31/317;G01R31/3183 |
| 代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
| 地址: | 200433 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明属于电子技术领域,具体为一种基于边界扫描的可编程逻辑器件自动测试系统与方法。所述测试方法包括芯片配置文件的生成、下载配置FPGA芯片、测试向量的生成和加载,以及测试结果比较等,并构建了相应的测试系统,全部实现自动化。本发明由软件自动生成用户待测项目的测试向量,结合JTAG自动下载测试软件实现对用户电路的硬件功能在线测试。使用脚本化测试环境,使得一系列繁琐的人工测试操作转化为全自动的软件流程,大大提升测试的速度和准确性。 | ||
| 搜索关键词: | 基于 边界 扫描 可编程 逻辑 器件 自动 测试 系统 方法 | ||
【主权项】:
基于边界扫描的可编程逻辑器件自动测试系统,其特征在于包括硬件和软件两大部分:硬件部分包括用于运行自动测试软件的计算机,以及待测的可编程芯片测试板;软件部分包括编译软件、测试向量生成器、串口控制软件以及将它们整合在一起的回归测试系统;其中:所述编译软件,与待测的芯片相配套,它用于将用户的项目工程文件编译成芯片配置文件,该文件下载至FPGA芯片,将芯片配置成用户所需要的功能;所述测试向量生成器,通过在命令行环境下调用仿真软件,对用户的待测设计进行仿真,并将仿真后生成的波形记录文件转换成所需要的测试向量格式; 所述串口控制软件,使用Windows XP操作系统提供的通用链接库控制串口,使其按一定格式发送和接收数据;相应于JTAG的4个TAP端口:TCK、TMS、TDI、TDO,串口输出的数据共有8位,其对应关系如下:串口端口B7B6B5B4B3B2B1B0TAP端口TDO TMS TCKTDI 所述回归测试系统,使用平台无关的TCL脚本语言实现,它无缝地调用上述所有测试子系统;通过建立回归测试策略,实现用户进行多版本的系统测试,以确认各个版本的修改没有引入新的错误或导致其他代码产生错误。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010545055.2/,转载请声明来源钻瓜专利网。





