[发明专利]一种层叠栅极制作方法无效

专利信息
申请号: 201010507064.2 申请日: 2010-10-14
公开(公告)号: CN102446725A 公开(公告)日: 2012-05-09
发明(设计)人: 刘金华 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司
主分类号: H01L21/28 分类号: H01L21/28;H01L21/8238
代理公司: 北京德琦知识产权代理有限公司 11018 代理人: 牛峥;王丽琴
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种层叠栅极制作方法,提供具有N阱、P阱和STI的硅衬底的晶片,在所述晶片器件面依次制作层间栅氧化层和高介电系数栅极电介质层,该方法包括,先在沉积的第一高介电系数栅介质覆盖层表面形成第一二氧化硅层,在P阱上方依次刻蚀形成第一保护层和n型高介电系数栅介质覆盖层后第一灰化去除第一保护层上残留的光刻胶;接着在在N阱上方形成第二保护层和p型高介电系数栅介质覆盖层后第二灰化去除光刻胶,然后湿法刻蚀去除第一、第二保护层;最后沉积金属层刻蚀形成层叠栅极。本发明在灰化去除光刻胶的过程中,由第一、第二保护层作为p型和n型高介电系数栅介质覆盖层的保护层,有效避免了光刻胶去除过程对p型高介电系数栅介质覆盖层和n型高介电系数栅介质覆盖层的破坏,减小了高介电系数栅极电介质/金属层叠栅极CMOS器件的阈值电压。
搜索关键词: 一种 层叠 栅极 制作方法
【主权项】:
一种层叠栅极制作方法,提供晶片,所述晶片的硅衬底中具有N阱、P阱和浅沟槽隔离,在所述晶片的器件面依次制造层间栅氧化层和高介电系数栅极电介质层,其特征在于,该方法包括:在所述高介电系数栅极电介质层表面依次沉积第一高介电系数栅介质覆盖层和第一二氧化硅层;在所述第一二氧化硅层上涂覆第一光刻胶,第一光刻后在P阱上方形成第一光刻图案,以第一光刻图案为掩膜依次第一刻蚀所述第一二氧化硅层和第二刻蚀所述第一高介电系数栅介质覆盖层,分别形成第一保护层和n型高介电系数栅介质覆盖层;第一灰化去除所述第一保护层上残留的第一光刻胶;在所述晶圆器件面依次沉积第二高介电系数栅介质覆盖层和第二二氧化硅层;在所述第二二氧化硅层上涂覆第二光刻胶,第二光刻后在N阱上方形成第二光刻图案,以第二光刻图案为掩膜依次第三刻蚀所述第二二氧化硅层和第四刻蚀所述第二高介电系数栅介质覆盖层,分别形成第二保护层和p型高介电系数栅介质覆盖层;第二灰化去除所述第二保护层上残留的第二光刻胶;第五刻蚀去除第一保护层和第二保护层;在所述晶圆器件面上沉积金属层,第三光刻后刻蚀形成高介电系数栅极电介质层/金属层叠栅极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010507064.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top