[发明专利]多制式多通道数字射频一体化模块及其信号处理方法与应用无效
申请号: | 201010293821.0 | 申请日: | 2010-09-26 |
公开(公告)号: | CN101969415A | 公开(公告)日: | 2011-02-09 |
发明(设计)人: | 廖清华;龚贺;付敏 | 申请(专利权)人: | 京信通信系统(中国)有限公司 |
主分类号: | H04L25/02 | 分类号: | H04L25/02;H04L25/49;H04B7/155;H04W88/08 |
代理公司: | 广州市华学知识产权代理有限公司 44245 | 代理人: | 黄磊 |
地址: | 510663 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种多制式多通道数字射频一体化模块,具体包括下行链路、上行链路、反馈电路,以及用于供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及其接口扩展芯片CPLD的电路。本发明还提供了采用多制式多通道数字射频一体化模块实现信号的处理方法。本发明能有效地减小多制式基带拉远系统里面各个模块之间的接口复杂度,使整个设备的体积减小,降低成本,提高稳定性,本发明中还引入DPD技术,把末级功率放大器的效率提高,使热耗减小,从而保证设备不至于过热而不能正常工作。本发明还提供了多制式多通道数字射频一体化模块应用于多制式基带拉远系统中。 | ||
搜索关键词: | 制式 通道 数字 射频 一体化 模块 及其 信号 处理 方法 应用 | ||
【主权项】:
多制式多通道数字射频一体化模块,其特征在于,所述多制式多通道数字射频一体化模块具体包括下行链路、上行链路、反馈电路,以及用于供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及MCU的接口扩展芯片CPLD。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京信通信系统(中国)有限公司,未经京信通信系统(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010293821.0/,转载请声明来源钻瓜专利网。
- 上一篇:花盆缺水自动提醒系统
- 下一篇:显示点击次数的鼠标