[发明专利]多制式多通道数字射频一体化模块及其信号处理方法与应用无效

专利信息
申请号: 201010293821.0 申请日: 2010-09-26
公开(公告)号: CN101969415A 公开(公告)日: 2011-02-09
发明(设计)人: 廖清华;龚贺;付敏 申请(专利权)人: 京信通信系统(中国)有限公司
主分类号: H04L25/02 分类号: H04L25/02;H04L25/49;H04B7/155;H04W88/08
代理公司: 广州市华学知识产权代理有限公司 44245 代理人: 黄磊
地址: 510663 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 制式 通道 数字 射频 一体化 模块 及其 信号 处理 方法 应用
【权利要求书】:

1.多制式多通道数字射频一体化模块,其特征在于,所述多制式多通道数字射频一体化模块具体包括下行链路、上行链路、反馈电路,以及用于供电的电源子系统电路、为各个芯片提供工作时钟的时钟子系统电路、控制各部分工作的MCU及MCU的接口扩展芯片CPLD。

2.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述上行链路由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;

所述下行链路由与外端基站相连的光电转换模块接口、第二FPGA芯片、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;

所述反馈电路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成;

其中,所述第一FPGA芯片用于进行数字信号的编解码处理,所述第二芯片用于编码处理后信号的串并转换及DPD处理。

3.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述上行链路由与外端基站相连的光电转换模块接口、第一FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;

所述下行链路由与外端基站相连的光电转换模块接口、第一FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;

所述反馈电路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及第二FPGA芯片依次连接构成;

其中,所述第一FPGA芯片用于进行数字信号的编解码处理和串并转换,所述第二FPGA芯片用于进行DPD处理。

4.根据权利要求1所述的多制式多通道数字射频一体化模块,其特征在于,所述上行链路由与外端基站相连的光电转换模块接口、FPGA芯片、A/D转换器、上行中频滤波器、上行放大器、上行混频器、上行可调衰减器及上行滤波器依次连接构成;

所述下行链路由与外端基站相连的光电转换模块接口、FPGA芯片、D/A转换器、下行差分滤波器、下行调制器、下行可调衰减器、下行放大器及下行滤波器依次连接构成;

所述反馈链路由选择开关、反馈混频器、反馈放大器、反馈滤波器、A/D转换器及DSP芯片依次连接构成;

其中,所述FPGA芯片用于进行数字信号的编解码处理和串并转换,所述DSP芯片用于进行DPD处理。

5.采用权利要求2所述的多制式多通道数字射频一体化模块的信号处理方法,其特征在于,具体步骤如下:

当处理任一个制式的上行业务时,业务通道上所接收的上行信号输入到上行滤波器,经过滤波把干扰信号滤除后,进入到上行可调衰减器,根据信号的大小设置或者不操作,经过幅度调整后的信号进入上行混频器,把射频信号下混频成中频信号,中频信号经过上行放大器放大后被送入到上行中频滤波器,把无用信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第一FPGA芯片进行编码处理,再送到第二FPGA芯片进行串并转换,最后经过光电转换接口处的外接光电转换模块,把电信号转换成光信号后通过光纤发射出去;

当处理任一个制式的下行业务时,业务通道上所接收的下行信号经过光电转换模块接口处的外接光电转换模块把光信号转换为电信号,送到第二FPGA芯片进行串并转换后,再送到第一FPGA芯片进行解码处理,处理后信号进入到D/A转换器,把数字信号转换成模拟信号,经过下行差分滤波器的滤波把无用信号滤除后送入到下行调制器,下行调制器把中频信号上混频成射频信号,送入到下行可调衰减器,在此根据需要对射频信号的幅度进行适当的衰减或者不操作,调整后的信号送进下行放大器进行放大,放大完成后进入到下行滤波器进行滤波,把无用信号滤除后送到下一级发射装置;

在反馈方向上,从任一个制式的下行通道耦合出来的下行信号经过选择开关的选择后送入到反馈混频器,把射频信号下变频成中频信号,再经过反馈放大器的放大后,送进反馈滤波器进行滤波处理,把无用的信号滤除后进入A/D转换器,把模拟信号转换成数字信号后送进第二FPGA芯片进行DPD处理,处理完成后把预失真信号叠加到第一FPGA芯片解码出来的下行信号中进行预失真。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京信通信系统(中国)有限公司,未经京信通信系统(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010293821.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top