[发明专利]提高MRAM中的MTJ金属间电介质的填充能力的方法有效
申请号: | 201010261517.8 | 申请日: | 2010-08-24 |
公开(公告)号: | CN102376651A | 公开(公告)日: | 2012-03-14 |
发明(设计)人: | 吴金刚;倪景华;于书坤;李锦 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/8247 | 分类号: | H01L21/8247;H01L21/762 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 屈蘅;李时云 |
地址: | 20120*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种提高MRAM中的磁隧道结MTJ(Magnetic TunnelJunction)金属间电介质的填充能力的方法,该方法通过将MTJ单元膜刻蚀成楔形状后再在其上沉积MTJ保护刻蚀阻挡层,并进一步通过回蚀法将所述MTJ保护刻蚀阻挡层的凸悬结构去除,从而使得后续沉积IMD时,IMD能均匀地填充,从而避免了空洞的产生,并且由于该方法不需要在高温条件下进行,从而避免了高温对MTJ造成的衰退,提高了MRAM的性能。 | ||
搜索关键词: | 提高 mram 中的 mtj 金属 电介质 填充 能力 方法 | ||
【主权项】:
一种提高MRAM中的MTJ金属间电介质的填充能力的方法,其中,所述MRAM包括MTJ磁性存储单元,所述MTJ磁性存储单元沉积在集成电路的第一金属层与第二金属层之间,所述第一金属层包括多个第一金属及隔离所述多个第一金属的介质层,其特征在于,该方法包括如下步骤:(100)在所述第一金属层上沉积MTJ单元膜;(200)对所述MTJ单元膜进行光刻和刻蚀,形成多个楔形MTJ磁性存储单元;(300)沉积MTJ保护刻蚀阻挡层,沉积后的所述MTJ保护刻蚀阻挡层具有凸悬结构;(400)对所述MTJ保护刻蚀阻挡层进行回蚀,去除所述凸悬结构,且回蚀后所述MTJ保护刻蚀阻挡层的侧墙厚度为第一厚度;(500)沉积IMD;以及(600)对所述IMD进行光刻和刻蚀,形成通孔和第二金属层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010261517.8/,转载请声明来源钻瓜专利网。
- 上一篇:载波聚合中小区参数的配置方法
- 下一篇:无卤无磷热固型树脂组成物
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造