[发明专利]超级结半导体器件及其制造方法无效
申请号: | 201010141064.5 | 申请日: | 2010-04-06 |
公开(公告)号: | CN102214561A | 公开(公告)日: | 2011-10-12 |
发明(设计)人: | 肖胜安 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H01L21/18 | 分类号: | H01L21/18;H01L29/15;H01L21/336;H01L29/78 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种超级结半导体器件的制造方法,包括步骤:在N型硅外延层上生长一介质膜,利用光刻和刻蚀工艺形成沟槽;在沟槽侧壁淀积一含碳硅层;在沟槽中淀积一P型半导体薄层填满所述沟槽;将N型外延层表面的P型半导体薄层、含碳硅层以及介质膜去除。本发明公开了另一种超级结半导体器件的制造方法,和第一种方法不同的是步骤二为在沟槽侧壁通过扩散形成一碳薄层。本发明还公开了一种超级结半导体器件。本发明能抑制超级结半导体器件中的P型半导体薄层的P型杂质在后续热过程中扩散到N型半导体薄层中,减少N型半导体薄层被补偿的N型载流子数,从而减少器件的比抵抗电阻,提高器件的性能。 | ||
搜索关键词: | 超级 半导体器件 及其 制造 方法 | ||
【主权项】:
一种超级结半导体器件的制造方法,其特征在于,形成所述超级结半导体器件的交替型P型半导体薄层和N型半导体薄层时包括如下步骤:步骤一、在一N+硅基片上生长一层N型硅外延层,在所述N型硅外延层上生长一介质膜,利用光刻和刻蚀工艺形成沟槽;步骤二、在所述沟槽侧壁淀积一层含碳硅层;步骤三、在所述沟槽中淀积一P型半导体薄层填满所述沟槽,所述P型半导体薄层能为一P型硅层、或一P型硅层加一介质层、或一P型硅层加一不掺杂硅层;步骤四、利用回刻或化学机械研磨将所述N型外延层表面的所述P型半导体薄层、所述含碳硅层以及所述介质膜去除。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010141064.5/,转载请声明来源钻瓜专利网。
- 上一篇:高温合金板形锻件的轧制方法
- 下一篇:用于应用程序选择和激活的图示方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造