[发明专利]一种级联滤波器的设计方法及设计装置有效
申请号: | 200910241860.3 | 申请日: | 2009-12-11 |
公开(公告)号: | CN102098025A | 公开(公告)日: | 2011-06-15 |
发明(设计)人: | 熊军 | 申请(专利权)人: | 大唐移动通信设备有限公司 |
主分类号: | H03H17/00 | 分类号: | H03H17/00 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张磊 |
地址: | 100083*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的实施例提出了一种级联滤波器的设计方法,包括:确定滤波器的内插倍数N;计算PFIR滤波器的滤波器系数,得到PFIR和CIC滤波器级联的组合滤波器设计方案;当PFIR和CIC滤波器级联的组合滤波器的内插倍数没达到预定倍数时,设计HB滤波器,使得PFIR和CIC滤波器级联的组合滤波器加HB滤波器的滤波性能满足系统的内插倍数要求,并且PFIR滤波器的设计也是采用多级设计方案实现。本发明的实施例提出的技术方案,通过采用了多级滤波器的设计装置,使得设计的滤波器阶数在FPGA可实现的范围内,信号的内插倍数,EVM、ACPR等指标也可以满足协议要求。此外,本发明提出的技术方案,滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。 | ||
搜索关键词: | 一种 级联 滤波器 设计 方法 装置 | ||
【主权项】:
一种级联滤波器的设计方法,其特征在于,包括以下步骤:确定滤波器的内插倍数N,根据滤波器内插的倍数N,设计PFIR滤波器的内插倍数N1、CIC滤波器的内插倍数N2以及HB滤波器的内插倍数N3,其中N=N1*N2*N3;计算PFIR滤波器的滤波器系数,得到PFIR和CIC滤波器级联的组合滤波器设计方案,其中CIC能抑制PFIR滤波器的镜像达到预定门限值;当PFIR和CIC滤波器级联的组合滤波器的内插倍数没达到预定倍数时,设计HB滤波器,确定HB滤波器通带Fpass以及阶数,使得PFIR和CIC滤波器级联的组合滤波器加HB滤波器的滤波性能满足系统的内插倍数要求。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐移动通信设备有限公司,未经大唐移动通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910241860.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种实验器材清洗装置
- 下一篇:基于轮廓分析的物料分拣系统