[发明专利]一种基于802.11n的FFT/IFFT处理器无效
| 申请号: | 200910237774.5 | 申请日: | 2009-11-17 |
| 公开(公告)号: | CN102063411A | 公开(公告)日: | 2011-05-18 |
| 发明(设计)人: | 吴斌;姜鑫;尉志伟;周玉梅 | 申请(专利权)人: | 中国科学院微电子研究所 |
| 主分类号: | G06F17/14 | 分类号: | G06F17/14 |
| 代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周国城 |
| 地址: | 100029 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种基于802.11n的FFT/IFFT处理器,包括RAM、地址产生模块、顺序调整模块、控制移位模块、指数产生模块和蝶形运算单元,其中,该处理器采用双乒乓结构RAM,用于实现数据流的缓存;地址产生模块用于产生向RAM写入数据和从RAM读出数据的地址;顺序调整模块用于对RAM中的数据进行选择,并进行顺序调整;控制移位模块,每一级共享一个指数;指数产生模块用于根据蝶形运算单元的计算结果,产生每一级运算后的最大指数;蝶形运算单元采用块浮点算法,完成基4或是基2运算。利用本发明,可方便的进行FFT运算和IFFT运算,解决了传统的FFT/IFFT处理器资源大、精度低以及运算时间过长等问题。 | ||
| 搜索关键词: | 一种 基于 802.11 fft ifft 处理器 | ||
【主权项】:
一种基于802.11n的FFT/IFFT处理器,其特征在于,包括RAM、地址产生模块、顺序调整模块、控制移位模块、指数产生模块和蝶形运算单元,其中,该处理器采用双乒乓结构RAM,用于实现数据流的缓存;地址产生模块用于产生向RAM写入数据和从RAM读出数据的地址;顺序调整模块用于对RAM中的数据进行选择,并进行顺序调整;控制移位模块,每一级共享一个指数;指数产生模块用于根据蝶形运算单元的计算结果,产生每一级运算后的最大指数;蝶形运算单元采用块浮点算法,完成基4或是基2运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910237774.5/,转载请声明来源钻瓜专利网。





