[发明专利]3G-SDI高清数字视频信号发生系统无效
申请号: | 200910219873.0 | 申请日: | 2009-11-13 |
公开(公告)号: | CN101720008A | 公开(公告)日: | 2010-06-02 |
发明(设计)人: | 周春雷;刘兴华 | 申请(专利权)人: | 大连科迪视频技术有限公司 |
主分类号: | H04N7/015 | 分类号: | H04N7/015 |
代理公司: | 大连八方知识产权代理有限公司 21226 | 代理人: | 任洪成 |
地址: | 116023 辽宁省大*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 为满足视音频领域对宽带、高码率、低抖动数字视频信号源的需求,本发明提供一种3G-SDI高清数字视频信号发生系统,用户通过控制按键选择输出的信号模式和格式,精密时钟调整器把振荡器产生的时钟信号调制成相应的振荡频率范围,输入至FPGA中,FPGA通过IP核中相对应的内部算法,生成并输出要求的并行数字信号;再通过并串转换器进行并串转换处理,得到串行数字信号,并达到要求模式的标准传输速率。该信号发生系统可生成输出最高达到3Gbps传输速率的数字串行信号;能够输出多模式、多格式的信号,方便、实用、安全系数高。 | ||
搜索关键词: | sdi 数字视频 信号 发生 系统 | ||
【主权项】:
3G-SDI高清数字视频信号发生系统,其特征在于,该系统的工作流程是:a.振荡器(1)产生时钟信号;b.用户通过控制按键(6)对FPGA(8)做出命令,选择输出的信号模式和信号格式,精密时钟调整器(2)接收FPGA(8)传来的指令,把振荡器产生的时钟信号调制成与选择的信号格式相对应的振荡频率范围,输入至FPGA(8)中;c.FPGA(8)使用IP核中的内部算法,生成一帧测试图像,然后对一帧测试图像的形成过程进行重复,根据用户选择的格式以并行数字信号的形式输出,将b过程调制的振荡频率作为时钟控制输出并行数字信号的传输速率;d.并串转换器(9)对FPGA(8)输出的并行数字信号进行并串转换处理,得到串行数字信号,并达到用户所选择信号格式的传输标准;显示器(7)实时显示输出信号的模式及格式;电源(10)为整体工作电路供电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连科迪视频技术有限公司,未经大连科迪视频技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910219873.0/,转载请声明来源钻瓜专利网。
- 上一篇:电子装置组合
- 下一篇:一种利用扫频仪路测数据分析移动网络状况的方法